虫虫首页|资源下载|资源专辑|精品软件
登录|注册

架构

  • 谷歌工程师多图详解Android系统架构

    ·谷歌工程师多图详解Android系统架构

    标签: Android 谷歌工程师 系统架构

    上传时间: 2013-06-26

    上传用户:fengyujcyz

  • 深入Linux内核架构

    英文版深入Linux内核架构》讨论了Linux内核的概念、结构和实现。主要内容包括多任务、调度和进程管理,物理内存的管理以及内核与相关硬件的交互,用户空间的进程如何访问虚拟内存,等等。

    标签: Linux 内核 架构

    上传时间: 2013-04-24

    上传用户:120231708

  • c#三层架构项目开发的全过程

    c#三层架构项目开发的全过程,包括三层架构源码、架构文档、模块设计说明书、演示PPT等完整 项目操作手册 项目架构文档 项目模块设计说明书 项目演示PPT 项目三层架构源码

    标签: 三层架构 项目 过程

    上传时间: 2013-07-24

    上传用户:a6697238

  • MT-016 DAC基本架构III:分段DAC

    当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同

    标签: DAC 016 III MT

    上传时间: 2014-12-23

    上传用户:daoyue

  • MT-015 DAC基本架构II:二进制DAC

    虽然串DAC和温度计DAC是迄今最为简单的DAC架构,但需要高分辨率时,它们绝不是 最有效的。二进制加权DAC每位使用一个开关,首创于1920年代(参见参考文献1、2和3)。 自此以后一直颇受欢迎,成为现代精密和高速DAC的支柱架构

    标签: DAC 015 MT 架构

    上传时间: 2013-11-11

    上传用户:CSUSheep

  • MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC

    本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。

    标签: DAC 014 MT 架构

    上传时间: 2013-10-14

    上传用户:zhqzal1014

  • 分比功率架构和V•I晶片灵活、优越的功率系统方案

    当今电子系统如高端处理器及记忆体,对电源的需求是趋向更低电压、更高电流的应用。同时、对负载的反应速度也要提高。因此功率系统工程师要面对的挑战,是要设计出符合系统要求的细小、价廉但高效率的电源系统。而这些要求都不是传统功率架构能够完全满足的。Vicor提出的分比功率架构(Factorized Power Architecture FPA)以及一系列的整合功率元件,可提供革命性的功率转换方案,应付以上提及的各项挑战。这些功率元件称为V•I晶片。

    标签: 8226 功率架构 功率

    上传时间: 2013-11-14

    上传用户:yan2267246

  • Atmel公司8051架构单片机Protel元件库

    Atmel公司8051架构单片机Protel元件库

    标签: Protel Atmel 8051 架构

    上传时间: 2013-11-11

    上传用户:lhw888

  • 芯片系统架构技术及开发平台研究之推动

    摘要 本研究计划之目的,在整合应用以ARM为基础的嵌入式多媒体实时操作系统于H.264/MPEG-4多媒体上。由于H.264是一种因应实时系统(RTOS)所设计的可扩展性串流传输(scalability stream media communication)的编码技术。H.264主要架构于细细粒可扩展(Fine Granula Scalability,FGS)的压缩编码机制。细粒度可扩展压缩编码技术是最新MPEG-4串流式传输标准,能依频寛的差异来调整传输的方式。细粒度扩展缩编码技术以编入可选择性的增强层(enhanced layers)于码中,来提高影像传输的质量。本计划主要在于设计一种简单有效的实时阶层可扩展的影像传输系统。在增强层编码及H.264的基本层(base layer)编码上使用渐进的细粒度可扩展编码(Progressive Fine Granularity Scalable,PFGS)能直接使用H.264的格式特色来实现FGS。同时加入了LB-LLF(Layer-Based Least-Laxity-Fir stscheduling algorithm)的排程算法,来增 进网路传输影像的质量。由实验结果显示本系统在串流影像质量PSNR值上确有较佳的效能。

    标签: 芯片系统 架构 开发平台

    上传时间: 2014-12-26

    上传用户:mpquest

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

      Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。   UltraScale架构的突破包括:   • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50%   • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量   • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈   • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代   • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽   • 显著增强DSP与包处理性能   赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。

    标签: UltraScale Xilinx 架构

    上传时间: 2013-11-17

    上传用户:皇族传媒