虫虫首页|资源下载|资源专辑|精品软件
登录|注册

数据配置

  • 本论文叙述了我校学成绩管理的现状以及Visual basic6.0语言的概况。重点介绍了学生成绩管理系统的实现过程:包括系统分析、 系统调查、 数据流程分析、功能设计、 数据库设计、 系统物理配置方案

    本论文叙述了我校学成绩管理的现状以及Visual basic6.0语言的概况。重点介绍了学生成绩管理系统的实现过程:包括系统分析、 系统调查、 数据流程分析、功能设计、 数据库设计、 系统物理配置方案、 系统实现、 系统测试和调试。

    标签: Visual basic 6.0

    上传时间: 2013-12-03

    上传用户:思琦琦

  • 自己封装的数据字典,可以配置要查询的表和字段快速得到结果

    自己封装的数据字典,可以配置要查询的表和字段快速得到结果

    标签: 封装 字段 数据 查询

    上传时间: 2014-11-29

    上传用户:zhoujunzhen

  • 在FPGA设计中,从配置PROM/FLASH读取用户数据

    在FPGA设计中,从配置PROM/FLASH读取用户数据

    标签: FLASH FPGA PROM 读取

    上传时间: 2017-05-17

    上传用户:1079836864

  • 利用KF1208进行语音录放1. 按键配置: IOA8 : 录音 IOA9 : 停止 IOA10: 播放 2. 使用IOA0~IOA7作为数据IO 0~7,IOB0~IOB5 作为控制信号线

    利用KF1208进行语音录放1. 按键配置: IOA8 : 录音 IOA9 : 停止 IOA10: 播放 2. 使用IOA0~IOA7作为数据IO 0~7,IOB0~IOB5 作为控制信号线

    标签: IOA IOB 1208 IOA8

    上传时间: 2014-11-03

    上传用户:watch100

  • iT响尾蛇 - 网络采集助手 功能说明: 本采集工具能自由发挥脚本配置 采集各种网络数据. 音乐数据,文章数据,图片数据,论坛数据,博客采集,电影采集,各种各样的数据.

    iT响尾蛇 - 网络采集助手 功能说明: 本采集工具能自由发挥脚本配置 采集各种网络数据. 音乐数据,文章数据,图片数据,论坛数据,博客采集,电影采集,各种各样的数据. 脚本配置完全根据正则表达式规则设置,灵活.精确 强大的分页采集,轻而易举采集到各种分页的数据 数据入库目前采用POST方式入库,其它方式入库请关注下次更新 官方网址 http://www.itxws.cn E-Mail:4068738@qq.com

    标签: 数据 采集 网络 博客

    上传时间: 2014-01-17

    上传用户:aix008

  • 一个uclinux下进行网络数据处理,及串口读取,CGI配置

    一个uclinux下进行网络数据处理,及串口读取,CGI配置

    标签: uclinux CGI 网络数据处理 串口

    上传时间: 2017-08-04

    上传用户:it男一枚

  • 本软件是专为《GPS应用程序设计》一书配套发行的。共分三部分:头文件、源程序和执行程序(包括配置文件和部分数据)

    本软件是专为《GPS应用程序设计》一书配套发行的。共分三部分:头文件、源程序和执行程序(包括配置文件和部分数据)

    标签: GPS 软件 应用程序

    上传时间: 2017-08-31

    上传用户:z754970244

  • Marvell PHY 芯片 88E1116R Datasheet 数据手册及寄存器配置说明

    88E1116R Datasheet 数据手册及寄存器详细配置说明;可根据配置说明文档逐步配置至成功!

    标签: marvell phy 寄存器

    上传时间: 2022-01-09

    上传用户:1208020161

  • 基于FPGA的高速数据采集存储系统设计.rar

    高速大容量数据采集存储技术在通信、航天、气象、雷达等多个领域中拥有着广泛应用。各领域科技与信息技术不断发展,对数据的采集和传输速率要求越来越高,对数据存储的速度和容量要求也越来越高。高速数据存储主要包括存储介质选取、存储器控制、数据存储和总线应用等,如何实时、高速、连续大量地采集存储数据是一个关键性问题。 本文设计了一种基于FPGA控制的高速数据采集存储系统。该系统选用符合ATA-6规范的IDE硬盘作为数据存储介质,采用RAID0配置的磁盘阵列形式,并配合板载的128MB内存实现对数据的高速大容量稳定存储。 该磁盘阵列同时管理五个IDE硬盘,平均数据流达到250MB/s,峰值传输速率达到500MB/s,也可以扩展更多硬盘构成大容量的磁盘阵列。系统采用PCI-9054桥芯片与计算机连接,可同时存储四路AD数据,可以通过人机交互界面实时监控数据采集情况,在计算机上实现整个磁盘阵列的实时控制。

    标签: FPGA 高速数据 采集

    上传时间: 2013-06-14

    上传用户:2404

  • FPGA可配置端口电路的设计.rar

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口

    上传时间: 2013-07-20

    上传用户:顶得柱