随着计算机技术的飞速发展,嵌入式系统在人们的生产生活中发挥着越来越重要的作用。近年来,基于ARM处理器和μC/OS-II操作系统的嵌入式技术已经成为当前嵌入式领域的研究热点之一。 论文主要研究基于ARM7处理器和μC/OS-II操作系统的嵌入式测控平台架构,为测控系统开发提供一个方便功能扩展的软硬件环境。在此基础上,以加速度计为对象,利用嵌入式系统的丰富资源,完成对其内部温度及加速度信号的采集实例。硬件设计分为核心系统设计和数据采集控制子系统设计两部分。核心系统主要包括控制核心S3C44BOX模块、存储器模块、调试接口模块、液晶显示模块以及数控键盘模块等。完成了母板的设计与验证,并预留多种接口,增强了可扩展性。采集控制子系统作为数据采集及控制机构,主要由A/D转换芯片完成和串行通信模块,用来接收传感器传输的数据,经ARM处理器分析处理后,通过串行通讯方式与下位机通信。由于有多个下位系统,平台设计扩展了8路带高速缓冲的异步串行通信模块。最后,对各硬件模块进行总体调试,并对调试结果进行了分析。 调试结果表明,该硬件平台不仅响应速度快、成本低、可靠性好,而且具有良好的可移植性和可裁剪性,便于根据实际需求进行功能扩展和裁剪,达到了预期的设计目标。
上传时间: 2013-07-26
上传用户:zhqzal1014
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
· 摘要: 社会生产、生活的许多方面需要用到地磁定向,本文以磁阻传感器为基础,组合加速度计、温度传感器、A/D转换芯片(ADS8364)以及DSP微控制器(MC56F8366)等器件构建了一个具有倾角补偿的电子罗盘,试验表明该系统具有良好的指向能力.
上传时间: 2013-07-09
上传用户:lw4463301
ADIS16480是一款MEMS惯性测量单元(IMU),内置一个三轴加速度计、一个三轴陀螺仪、一个三轴磁力计和一个气压计。除了提供完全校准、帧同步的惯性MEMS传感器,ADIS16480还集成了一个扩展卡尔曼滤波器(EKF),可计算动态方位角。
上传时间: 2013-10-22
上传用户:上善若水
对于采用MEMS加速度计和陀螺仪的工业系统而言,优化带宽可能是关键考虑因素。这代表着精度(噪声)与响应时间之间的一种经典权衡。虽然多数MEMS传感器制造商都会给出典型带宽指标,往往还需要验证传感器或整个系统的实际带宽。在确定加速度计和陀螺仪的带宽特性时,一般需要使用振动台或其他机械激励源。要精确确定特性,需要全面了解应用于受测器件(DUT)的运动。在此过程中需要管理多种潜在误差源。在机械带宽测定中,一个常见的误差源是谐振。导致机械谐振的原因有多种,包括激励源维护不当、DUT与激励源耦合不良以及基准传感器放置等。这些误差的隔离十分耗时,可能给至关重要的项目进度带来风险。
上传时间: 2013-11-01
上传用户:王小奇
特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高
上传时间: 2014-12-23
上传用户:ydd3625
特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)
上传时间: 2013-11-24
上传用户:541657925
a_bit equ 20h ;个位数存放处 b_bit equ 21h ;十位数存放处 temp equ 22h ;计数器寄存器 star: mov temp,#0 ;初始化计数器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重来 mov temp,#0 next: ljmp stlop ;显示子程序 display: mov a,temp ;将temp中的十六进制数转换成10进制 mov b,#10 ;10进制/10=10进制 div ab mov b_bit,a ;十位在a mov a_bit,b ;个位在b mov dptr,#numtab ;指定查表启始地址 mov r0,#4 dpl1: mov r1,#250 ;显示1000次 dplop: mov a,a_bit ;取个位数 MOVC A,@A+DPTR ;查个位数的7段代码 mov p0,a ;送出个位的7段代码
上传时间: 2013-11-06
上传用户:lx9076
针对加速度计电流信号微弱,给出一种大动态范围的高速高精度信号采集系统。介绍模数转换器ADS8482的性能和工作原理,并给出ADS8482与DSP TMS320F28335的接口设计方案,包括部分硬件电路和软件编程代码。外围扩展的CPLD EPM7128控制ADS8482。该方案实现的加速度计检测装置简单实用,可应用于中低精度的惯性测量中。
上传时间: 2013-11-21
上传用户:hongmo
当捷联惯组(SIMU)安装到载车上存在安装误差时,航位推算误差与安装误差、里程计刻度系数误差、初始对准误差有关。利用捷联惯导系统和航位推算系统构成组合导航系统可实现对上述误差的估计。为此,推导了惯组和载车间存在安装误差时的惯导/航位推算组合导航系统的系统方程。仿真分析表明,组合导航系统可有效估计出安装误差、水平陀螺随机常值漂移和加速度计随机常值偏置。
上传时间: 2013-11-20
上传用户:ruixue198909