虫虫首页|资源下载|资源专辑|精品软件
登录|注册

扫描频

  • 基于ARM的915MHz射频识别读卡器研究

    射频识别(RFID,Radio Frequency Identification)是一种利用电磁波双向传输实现自动识别的技术。近年来,射频识别技术在物流、交通、身份识别等生产生活领域的应用日益扩大。相比于13.56MHz射频识别系统,915MHz射频识别系统在识别距离,阅读速度方面有更大的优势,是目前射频识别产品研究的热点。 本文在理解ISO/IEC18000-6C协议的基础上,首先研究用于本系统的基本理论,包括射频识别技术和嵌入式技术,提出一款基于ISO/IEC18000-6C协议的915MHz射频识别读卡器的解决方案。在硬件部分,以Intel公司开发的R1000作为射频收发模块的核心;选用ATMEL公司的ARM处理器AT91SAM7S256作为控制单元的主控制器,在ARM处理器上运行μC/OS-II嵌入式实时操作系统,采用多任务实现和其他功能模块的通信。软件部分为系统移植了μC/OS-II操作系统,使用C与汇编语言的混合编程编写Bootloader,编写了各种硬件设备的驱动程序,使用C语言实现了串行通信程序,实现与上位机通信并实现对程序的更新。本文所设计的射频识别系统具有模块化设计、高可靠性等特点。实验表明,这种设计方案能够达到ISO/IEC18000-6C协议要求。

    标签: ARM 915 MHz 射频识别

    上传时间: 2013-07-17

    上传用户:zklh8989

  • 整数倍分频

    整数倍分频,有多种分频方式(包括1倍分频、奇偶数分频)

    标签: 整数 分频

    上传时间: 2013-06-12

    上传用户:ruan2570406

  • 基于MF RC500的射频识别读写器设计

    主要介绍一种基于Philips 公司的MF RC500 的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性,接着给出天线的设计规范,最后给出MCU 89C52与MF RC500的接口

    标签: 500 RC 射频识别 读写器

    上传时间: 2013-05-19

    上传用户:hzy5825468

  • 基于ARMDSP协作架构的射频IC卡无线手持POS机的设计

    随着金融行业的不断发展,IC智能卡正在并已经融入当今信息技术的主流,人们已愈来愈多地开始接受和使用IC智能卡。根据应用环境的不同,传统的IC卡读写机具可以分为两种:座式IC卡读写器和IC卡手持POS机。无线局域网、嵌入式系统和生物鉴别三种技术相结合的IC卡手持POS机是一种很好的方式。因此我们提出了一种基于ARM+DSP协作架构的射频IC卡无线手持POS机设计方案。 本文首先介绍了ARM+DSP嵌入式系统,指纹识别技术和无线数传技术,提出了ARM+DSP协作架构的双处理器连接方案。之后,给出了系统的总体结构图,包括硬件部分和软件部分。 硬件部分为ARM和DSP两个子系统,分别以LPC2210和TMS320VC54025为核心,加上存储器和各种外设。详细说明了两个CPU通过HPI主机方式进行通信、主机系统的主控处理器LPC2210外设的接口电路设计。 软件部分包括嵌入式μ C/OS-Ⅱ移植要点,任务设计,驱动程序设计等。详细说明了在嵌入式μ C/OS-Ⅱ平台中,显示任务,键盘任务和IC卡读写任务设计过程以及它们的驱动程序的代码的编写。 本课题的研究己取得阶段性成果,能够实现一些基本的功能。

    标签: ARMDSP POS 架构 射频

    上传时间: 2013-06-06

    上传用户:黑漆漆

  • FPGA的边界扫描测试方法研究

    现场可编程门阵列(FPGA)是一种新型器件,它将门阵列的通用结构与现场可编程的特性结合于一体.如今,FPGA系列器件已成为最受欢迎的器件之一.随着FPGA器件的广泛应用,它在数字系统中的作用日益变得重要,它所要求的准确性也变得更高.因此,对FPGA器件的故障测试和故障诊断方法进行更全面的研究具有重要意义.随着集成电路规模的迅速膨胀,电路结构变得复杂,使大量的故障不可测.所以,人们把视线转向了可测性设计(DFT)问题.可测性设计的提出为解决测试问题开辟了新的有效途径,而边界扫描测试方法(BST)是其中一个重要的技术.本文阐述了FPGA系列器件的结构特点,边界扫描测试相关的基本概念与基本理论,给出利用布尔矩阵理论建立的边界扫描测试过程的数学描述和数学模型.论文中主要讨论了边界扫描测试中的测试优化问题,给出解决两类优化问题的现有算法,对它们的优缺点进行了对比,并且提出对两种现有算法的改进,比较了改进前后优化算法的性能.最后总结了利用边界扫描测试FPGA的具体过程.

    标签: FPGA 边界扫描 测试 方法研究

    上传时间: 2013-08-05

    上传用户:mdrd3080

  • 基于ARM和射频识别技术的手持式物流终端设备的研究

    二维条码的识别和RFID技术是当今最主要的自动识别技术,分别适用于不同场合,具有保密性强、无接触式信息传递等特点,目前广泛应用于物流、公共交通、仓储、车辆识别等领域。 本文以RFID和条码技术为基础,设计出了一种新的应用模式:将RFID技术和条码技术与可移动的智能终端相结合,移动智能终端设备作为RFID模块和二维条码扫描模块的载体,RFID模块和二维条码扫描模块作为数据的采集主体,将采集到的数据传送给后台数据库,实现对RFID标签和二维条码信息的采集、处理与传输。物流终端以WinCE5.0操作系统为平台,具有可扩展功能的特性,支持基于WinCE开发的第三方软件的使用,缩短了开发周期。 本文针对手持式设备的特点和实际要求,对终端软硬件系统整体结构进行了规划,在研究了基于ARM9体系结构的Samsung S3C2440A处理器的基础上,完成了时钟电路、包括Nand Flash和SDRAM的存储器电路、RFID读写模块接口电路、条码扫描模块接口电路、串口电路、ⅡS音频电路、LCD/触摸屏接口电路的设计,并利用Platform Builder工具定制了适用于终端的WinCE操作系统。最后提出了设计的不足和改进之处。

    标签: ARM 射频识别技术 手持式 物流终端

    上传时间: 2013-06-07

    上传用户:zhoujunzhen

  • 短波电台扩频—自适应天线抗干扰系统的设计及FPGA实现

    自适应天线技术、扩频技术是提高通信系统抗干扰能力的有效手段.本课题短波电台扩频-自适应天线抗干扰系统的目的是将自适应天线技术与扩频技术结合起来,使短波通信系统具有对抗各种干扰的性能,保证在恶劣的电磁环境中实现正常通信.本文主要工作如下:·研究了强干扰环境下的PN码同步,给出了设计中关键指标的选取原则;·分析了参考信号提取的原理,提出了适合于本课题的设计方案;·给出了扩频伪随机码PN1、导引信号伪随机码PN2的选取方法;·基于FPGA,给出了系统设计中PN码同步,参考信号提取的具体实现.

    标签: FPGA 短波电台 扩频 天线抗干扰

    上传时间: 2013-04-24

    上传用户:zzbbqq99n

  • 基于FPGA的列车扩频通信基带处理器设计

      扩展频谱通信系统与常规的通信系统相比,具有很强的抗人为干扰、窄带干扰、多径干扰的能力。  本文介绍了扩展频谱通信的基本原理,对其数字实现方法进行了深入分析和研究。详细阐述了扩频理论基础一香农定理;建立了扩频通信系统的数学模型,并对其进行了分析;在对伪随机序列研究的基础上,提出了应用于本系统的m序列,并对其应用特性进行了研究;提出了中频调制方案DQPSK,对其进行了分析;深入研究了接收的同步问题—捕获和跟踪,并且在对数字匹配滤波器原理及其实现方法进行深入研究的基础上,提出基于数字匹配滤波器的捕获和跟踪方案;采用相关检测的解扩原理,完成了扩频数据的解扩。 

    标签: FPGA 列车 扩频通信 基带处理器

    上传时间: 2013-07-11

    上传用户:lh25584

  • 射频和无线技术入门(第二版).pdf

    射频和无线技术入门,绝对的从零开始,Caribbean j. Weisman 著

    标签: 射频 无线技术

    上传时间: 2013-04-24

    上传用户:xiaowei314

  • 宽带射频数字接收机实验平台的FPGA实现

    该文利用FPGA技术,设计了全概率宽带数字接收机的实验平台,并在其上提出了数字接收机实现的可行性方法,以及对这些方法的验证.该文的主要贡献和创新有以下几个方面.提出了并行结构算法的工程实现,讨论了解决前端采样的高速数据流远远超过后端DSP处理能力问题的可行性方法.利用多相滤波下变频的并行结构特点,使滤波器能够以高效的形式实现,也使得后端的混频能够工作在一个较低的速率上.经过多相滤波下变频处理后的数据,在速率和数量上都有大幅减少,达到了现有通用DSP器件的处理能力的要求.针对多相滤波下变频与短数据快速测频算法的特点,用FPGA搭建了其实验模型,并利用微机EPP接口,对实验目标板进行控制并与其进行数据交换.利用FPGA的在线编程特性,可以方便灵活对各种实现方法加以验证、比较.同时也给调试带来了方便,可以每个模块单独调试而不用改变硬件结构,使调试效率大大提高.该平台也可用来对其他数字处理算法进行实现性分析与实验.参考软件无线电设计的概念和国内外相关文献,提出了多项滤波下变频结构的FPGA实现.传统的DDC通过数字混频、滤波、抽取实现数字下变频,在高速A/D和电子侦察环境条件下商用DDC不能使用.该文采用滤波器多相分解方法,按数字混频序列划分调谐信道,使用先抽取,后低通滤波,再混频的数字下变频结构,高效实现了变载频带通信号数字下变频.结合多相滤波下变频结构、算法对测频精度及速度的要求,提出了短数据快速测频算法的具体实现,使用流水线的设计方法,提高了系统的数据吞吐率,在尽可能短的时间内提供多相滤波下变频所需的载频位置信息.以上两部分的FPGA实现除了纯粹的算法模块外,还包括测试用的外围模块,以及运行于实验平台上的控制模块、缓存、数据控制等.这些模块也用FPGA来实现.

    标签: FPGA 宽带 实验 射频

    上传时间: 2013-06-22

    上传用户:haoxiyizhong