虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基频

  • 利用Verilog_HDL实现基于FPGA的分频方法

    利用Verilog_HDL实现基于FPGA的分频方法

    标签: Verilog_HDL FPGA 分频

    上传时间: 2013-10-18

    上传用户:feitian920

  • 简单分频时序逻辑分频电路设计

    简单分频时序逻辑电路设计分频电路,有图,有代码

    标签: 分频 时序逻辑 电路设计

    上传时间: 2013-11-25

    上传用户:wanqunsheng

  • 数字幅频均衡功率放大器设计

    数字幅频均衡功率放大器设计

    标签: 数字 幅频均衡 功率 放大器设计

    上传时间: 2013-10-28

    上传用户:ggwz258

  • 基于Xilinx+FPGA的OFDM通信系统基带设计-程序

    《基于Xilinx FPGA的OFDM通信系统基带设计》附带的代码

    标签: Xilinx FPGA OFDM 通信系统

    上传时间: 2014-01-10

    上传用户:15501536189

  • 用VerilogHDL实现基于FPGA的通用分频器的设计

    用VerilogHDL实现基于FPGA的通用分频器的设计

    标签: VerilogHDL FPGA 分频器

    上传时间: 2013-10-28

    上传用户:xiaoxiang

  • 基于FPGA的小数分频实现方法

    基于FPGA的小数分频实现方法

    标签: FPGA 小数分频 实现方法

    上传时间: 2013-10-11

    上传用户:jiangxiansheng

  • 基于Actel FPGA的CoreFFT应用

    CoreFFT 是Actel 公司提供的基于Actel FPGA 结构优化的微秒级FFT 运算软核,为客户提供功能强大和高效的DSP 解决方案。CoreFFT 应用于Actel 以Flash 和反熔丝技术为基础的现场可编程门阵列(FPGA)器件,专为讲求高可靠性的应用场合而设计,如雷达、地面和高空通信、声学、石油和医疗信号处理等,应用于需要耐受高温并对固件错误和辐射有免疫能力的场合。CoreFFT 可生成专为Actel FPGA 而优化的软核,进行FFT 变换,将信号从时域转移至频域,从而分析信号的频谱构成。

    标签: CoreFFT Actel FPGA

    上传时间: 2014-01-17

    上传用户:hj_18

  • 扩频通信芯片STEL-2000A的FPGA实现

    针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    标签: STEL 2000 FPGA 扩频通信

    上传时间: 2013-11-06

    上传用户:liu123

  • 基于FPGA原型的GPS基带验证系统设计与实现

    随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程中的问题进行了分析,并提出相应的解决办法。

    标签: FPGA GPS 原型 基带

    上传时间: 2013-10-22

    上传用户:sxdtlqqjl

  • 基于FPGA和CMX589A的GMSK调制器设计与实现

    GMSK信号具有很好的频谱和功率特性,特别适用于功率受限和信道存在非线性、衰落以及多普勒频移的移动突发通信系统。根据GMSK调制的特点,提出 亍一种以FPGA和CMX589A为硬件裁体的GMSK调制器的设计方案,并给出了方案的具体实现,包括系统结构、利用CMX589A实现的高斯滤波器、 FPGA实现的调制指数为O.5的FM调制器以及控制器。对系统功能和性能测试结果表明,指标符合设计要求,工作稳定可靠。 关键词:GMSK;DDS;FM调制器;FPGAl 引 言 由于GMSK调制方式具有很好的功率频谱特性,较优的误码性能,能够满足移动通信环境下对邻道干扰的严格要求,因此成为GSM、ETS HiperLANl以及GPRS等系统的标准调制方式。目前GMSK调制技术主要有两种实现方法,一种是利用GMSK ASIC专用芯片来完成,典型的产品如FX589或CMX909配合MC2833或FX019来实现GMSK调制。这种实现方法的特点是实现简单、基带信 号速率可控,但调制载波频率固定,没有可扩展性。另外一种方法是利用软件无线电思想采用正交调制的方法在FPGA和DSP平台上实现。其中又包括两种实现 手段,一种是采用直接分解将单个脉冲的高斯滤波器响应积分分成暂态部分和稳态部分,通过累加相位信息来实现;另一种采用频率轨迹合成,通过采样把高斯滤波 器矩形脉冲响应基本轨迹存入ROM作为查找表,然后通过FM调制实现。这种利用软件无线电思想实现GMSK调制的方法具有调制参数可变的优点,但由于软件 设计中涉及到高斯低通滤波、相位积分和三角函数运算,所以调制器参数更改困难、实现复杂。综上所述,本文提出一种基于CMX589A和FPGA的GMSK 调制器设计方案。与传统实现方法比较具有实现简单、调制参数方便可控和软件剪裁容易等特点,适合于CDPD、无中心站等多种通信系统,具有重要现实意义。

    标签: FPGA 589A GMSK CMX

    上传时间: 2013-10-24

    上传用户:thesk123