完整永久CAd安装包, AutoCAD2012官方简体中文完整版是Autodesk公司为微机上应用CAD技术而开发的绘图程序软件包,经过不断的完善,AutoCAD2012免费中文版现已经成为国际上广为流行的绘图工具。cad2012下载具有良好的用户界面,通过交互菜单或命令行方式便可以进行各种操作。它的多文档设计环境,让非计算机专业人员也能很快地学会使用。在不断实践的过程中更好地掌握它的各种应用和开发技巧,从而不断提高工作效率。 AutoCAD2012具有广泛的适应性,cad2012可以在各种操作系统支持的微型计算机和工作站上运行,并支持分辨率由320×200到2048×1024的各种图形显示设备40多种,以及数字仪和鼠标器30多种,绘图仪和打印机数十种,这就为AutoCAD的普及创造了条件。
标签: CAD
上传时间: 2016-04-21
上传用户:sD6yA6
EasyRecovery是一款操作安全、价格便宜、用户自主操作的非破坏性的只读应用程序,它不会往源驱上写任何东西,也不会对源驱做任何改变。它支持从各种各样的存储介质恢复删除或者丢失的文件,其支持的媒体介质包括:硬盘驱动器、光驱、闪存、以及其它多媒体移动设备。为了保持驱动器上删除或者丢失的文件,所有被恢复的文件必须保存到另外的存储设备或者系统里的其它驱动器名下。无论文件是被命令行方式删除,还是被应用程序或者文件系统删除,还是从回收站删除,EasyRecovery都能恢复被删除的文件。
标签: Easyrecovery 数据恢复 软件
上传时间: 2017-04-28
上传用户:cjmktt
是否要先打开ALLEGRO? 不需要(当然你的机器须有CADENCE系统)。生成完封装后在你的输出目录下就会有几千个器件(全部生成的话),默认输出目录为c:\MySym\. Level里面的Minimum, Nominal, Maximum 是什么意思? 对应ipc7351A的ABC封装吗? 是的 能否将MOST, NOMINAL, LEAST三种有差别的封装在命名上也体现出差别? NOMINAL 的名称最后没有后缀,MOST的后缀自动添加“M”,LEAST的后缀自动添加“L”,你看看生成的库名称就知道了。(直插件以及特别的器件,如BGA等是没有MOST和LEAST级别的,对这类器件只有NOMINAL) IC焊盘用长方形好像比用椭圆形的好,能不能生成长方形的? 嗯。。。。基本上应该是非直角的焊盘比矩形的焊盘好,我记不得是AMD还是NS还是AD公司专门有篇文档讨论了这个问题,如果没有记错的话至少有以下好处:信号质量好、更省空间(特别是紧密设计中)、更省锡量。我过去有一篇帖子有一个倒角焊盘的SKILL,用于晶振电路和高速器件(如DDR的滤波电容),原因是对宽度比较大的矩形用椭圆焊盘也不合适,这种情况下用自定义的矩形倒角焊盘就比较好了---你可以从网上另外一个DDR设计的例子中看到。 当然,我已经在程序中添加了一选择项,对一些矩形焊盘可以选择倒角方式. 刚才试了一下,感觉器件的命名的规范性不是太好,另好像不能生成器件的DEVICE文件,我没RUN完。。。 这个程序的命名方法基本参照IPC-7351,每个人都有自己的命名嗜好,仍是不好统一的;我是比较懒的啦,所以就尽量靠近IPC-7351了。 至于DEVICE,的选项已经添加 (这就是批量程序的好处,代码中加一行,重新生产的上千上万个封装就都有新东西了)。 你的库都是"-"的,请问用过ALLEGRO的兄弟,你们的FOOTPRINT认"-"吗?反正我的ALLEGRO只认"_"(下划线) 用“-”应该没有问题的,焊盘的命名我用的是"_"(这个一直没改动过)。 部分丝印画在焊盘上了。 丝印的问题我早已知道,只是尽量避免开(我有个可配置的SilkGap变量),不过工作量比较大,有些已经改过,有些还没有;另外我没有特别费功夫在丝印上的另一个原因是,我通常最后用AUTO-SILK的来合并相关的层,这样既方便快捷也统一各个器件的丝印间距,用AUTO-SILK的话丝印线会自动避开SOLDER-MASK的。 点击allegro后命令行出现E- Can't change to directory: Files\FPM,什么原因? 我想你一定是将FPM安装在一个含空格的目录里面了,比如C:\Program Files\等等之类,在自定义安装目录的时候该目录名不能含有空格,且存放生成的封装的目录名也不能含有空格。你如果用默认安装的话应该是不会有问题的, 默认FPM安装在C:\FPM,默认存放封装的目录为C:\MYSYM 0.04版用spb15.51生成时.allegro会死机.以前版本的Allegro封装生成器用spb15.51生成时没有死机现象 我在生成MELF类封装的时候有过一次死机现象,估计是文件操作错误导致ALLEGRO死机,原因是我没有找到在skill里面直接生成SHAPE焊盘的方法(FLASH和常规焊盘没问题), 查了下资料也没有找到解决方法,所以只得在外部调用SCRIPT来将就一下了。(下次我再查查看),用SCRIPT的话文件访问比较频繁(幸好目前MELF类的器件不多). 解决办法: 1、对MELF类器件单独选择生成,其它的应该可以一次生成。 2、试试最新的版本(当前0.05) 请说明运行在哪类器件的时候ALLEGRO出错,如果不是在MELF附近的话,请告知,谢谢。 用FPM0.04生成的封装好像文件都比较大,比如CAPC、RES等器件,都是300多K,而自己建的或采用PCB Libraries Eval生成的封装一般才几十K到100K左右,不知封装是不是包含了更多的信息? 我的每个封装文件包含了几个文字层(REF,VAL,TOL,DEV,PARTNUMBER等),SILK和ASSEM也是分开的,BOND层和高度信息,还有些定位线(在DISP层),可能这些越来越丰富的信息加大了生成文件的尺寸.你如果想看有什么内容的话,打开所有层就看见了(或REPORT) 非常感谢 LiWenHui 发现的BUG, 已经找到原因,是下面这行: axlDBChangeDesignExtents( '((-1000 -1000) (1000 1000))) 有尺寸空间开得太大,后又没有压缩的原因,现在生成的封装也只有几十K了,0.05版已经修复这个BUG了。 Allegro封装生成器0.04生成do-27封装不正确,生成封装的焊盘的位号为a,c.应该是A,B或者1,2才对. 呵呵,DIODE通常管脚名为AC(A = anode, C = cathode) 也有用AK 或 12的, 极少见AB。 除了DIODE和极个别插件以及BGA外,焊盘名字以数字为主, 下次我给DIODE一个选择项,可以选择AC 或 12 或 AK, 至于TRANSISTER我就不去区分BCE/CBE/ECB/EBC/GDS/GSD/DSG/DGS/SGD/SDG等了,这样会没完没了的,我将对TRANSISTER强制统一以数字编号了,如果用家非要改变,只得在生成库后手工修改。
标签: Footprint Maker 0.08 FPM skill
上传时间: 2018-01-10
上传用户:digitzing
本文说明一种使用STVP_CmdLine 对STM8X 系列产品进行烧写的方法,着重介绍如何通过STVP_CmdLine 及ST-LINK进行多个芯片的循序烧写,帮助各户在生产线构建批量烧写的方案
标签: stm8
上传时间: 2022-03-06
上传用户:
最新版ubuntu-20.04 linux光盘目前最红火的 Linux 当属 Ubuntu 了!它拥有漂亮的 UI 界面,跟 macOS 相比也有过之而无不及,而当你试过这款操作系统之后,可能会对 Linux 刻板枯燥的印象产生巨大的改变。在 Ubuntu 的世界里,已经不再只是简陋的界面+命令行,而是一款华丽时尚且无比实用的操作系统。对大多数没接触过 Linux 而又想尝鲜或学习一下的话,那么 Ubuntu 绝对是你的首选。那么,它究竟有什么魅力让那么多非技术爱好者也为之疯狂?我们一起来看看吧……其实 Linux 除了作为服务器的用途以外,目前桌面领域也已经有越来越多的开源或商业软件跨平台支持了。无论是办公、编程开发、上网等用途 Linux 都能轻松胜任,甚至连 Steam 游戏平台也都已经完美支持 Linux 系统!特别是 Ubuntu 作为最热门的发行版之一,它拥有非常强大成熟的社区,资源、教程、讨论都非常全面。对公司企业而言,它是作为服务器的超级热门之选;对个人而言,Ubuntu 桌面版的实用性和可玩性也都非常的高。
上传时间: 2022-05-06
上传用户:d1997wayne
本研究提出了一套完整的基于Linux嵌入式平台的EtherCAT主站系统设计方案,旨在打通整个EtherCAT协议技术环节。从主站和从站的硬件层面到软件层面再到上位机软件,开发出整套拥有自主知识产权的EtherCAT主站系统。设计EtherCAT从站模块,选用从站控制芯片ET1100设计通信板,STM32单片机设计控制板,将通信板和控制板通过SPI总线接口组合,组成两套从站模块,分别实现数字输入信号检测和模拟输入信号检测的功能。设计EtherCAT主站模块,选用基于AM3358处理器的BeagleBone Black作为Linux嵌入式开发平台,并且在该平台上运行集成Xenomai实时补丁的Linux操作系统,接着在操作系统上构建IgH EtherCAT Master for Linux开源框架和配置开发环境,最后基于这套开源框架进行应用程序的设计,完成整套主站模块设计。设计EtherCAT主站程序的两种交互模式,一种是基于命令行操作的控制台模式,还有一种是基于Qt开发的图形用户界面模式。用户可以通过任意模式,实现过程数据通信和服务数据通信的数据读写,并且执行一些其他的必要功能操作。结果表明,从站模块的基本功能实现,可以有效检测输入的数字信号和模拟信号。主站模块的基本功能实现,可以与从站模块建立起有效的过程数据通信和服务数据通信,性能上同步误差在ns级,报文的传输时间在us级,通讯抖动在us级别,可以满足工业控制系统对实时性的要求。控制台模式和图形用户界面模式交互有效。
上传时间: 2022-05-22
上传用户:aben
1 虚拟机系统搭建2 源码编辑2.1 安装和升级必要的组件2.2 下载源码2.3 修改源码及编译2.4 源码配置2.4.1 后台管理界面为中文2.4.2 默认开启无线网络2.4.3 改SSID名称2.4.4 进入系统后,增加密码(密码以admin为例)2.4.5 修改后台登录的端口号2.4.6 支持3G模块功能( USB方式)( OpenWrt之PandoraBox)(华为E261)3 操作技巧3.1 覆盖配置文件(推荐编辑方式)3.2 推荐操作习惯3.3 编译技巧3.4 烧录技巧(含shell固件升级方式)3.4.1 通过UBOOT进行烧录3.4.2 进系统后通过命令行完成固件升级4 报错及解决方法4.1 Checking *libssl*... Failed.1 虚拟机系统搭建详情,参见: VirtualBox安装UbuntuKylin_ 刘云龙201504xx.docx;(VirtualBox安装流程;安装好后,在左上角“系统”菜单的“首选项”中选择“屏幕保护程序”,然后去掉左下角的“计算机空闲时激活屏幕保护程序”,然后按“关闭”,这个窗口是没有“应用”或“确定”之类的,直接关闭它就会保存。)2 源码编辑2.1 安装和升级必要的组件a. 选左上角的菜单 “应用程序 ”-附“件”-终“端”,进入命令行,然后输入sudo –sH,注意大小写,然后输入装系统时设置的用户密码,就能切换到root( 提示:输入密码的时候不会有* 之类的显示的,是完全不显示,部分人不必惊慌)。切换到root 是为了安装或升级部分必要的组件,有些组件需要root 权限。
上传时间: 2022-06-23
上传用户:
本文档介绍如何使用 GNU 语言工具来编写 16 位单片机 / 数字信号控制器应用程序代 码。内容安排如下: • 第 1 章 “编译器概述”——介绍编译器、开发工具和功能集。 • 第 2 章“通用 C 接口”——介绍可用于增强 MPLAB XC 编译器之间代码可移植性 的通用 C 接口。 • 第 3 章“操作指南”——列出了一些具体操作方面的问题和简要说明,以及指向手 册中相关章节的链接。 • 第 4 章“XC16 工具链和 MPLAB X IDE”——说明关于如何通过 MPLAB X IDE 设 置和使用编译器及相关工具的基础知识。 • 第 5 章 “编译器命令行驱动程序”——介绍如何从命令行中使用编译器。 • 第 6 章“与器件相关的特性”——介绍编译器头文件和寄存器定义文件,以及如何 用于 SFR。 • 第 7 章 “MPLAB XC16 和 ANSI C 之间的差别”——介绍编译器语法支持的 C 语 言与标准 ANSI-89 C 之间的差别。 • 第8章“支持的数据类型和变量”——介绍编译器的整型、浮点型和指针数据类型。第 9 章 “定点算术支持”——说明编译器中的定点算术支持。 • 第 10 章 “存储器分配和访问”——介绍编译器运行时模型,包括关于段、初始 化、存储模型、软件堆栈和更多方面的信息。 • 第 11 章 “操作符和语句”——介绍操作符和语句。 • 第 12 章 “寄存器使用”——说明如何访问和使用 SFR。 • 第 13 章 “函数”——详细介绍可用的函数。 • 第 14 章 “中断”——介绍如何使用中断。 • 第 15 章 “main、运行时启动和复位”——介绍 C 代码的重要元素。 • 第 16 章 “混合使用 C 代码和汇编代码”——提供关于编译器与 16 位汇编语言模 块配合使用的指导。 • 第 17 章 “库程序”——说明如何使用库。 • 第 18 章 “优化”——介绍优化选项。 • 第 19 章 “预处理”——详细介绍预处理操作。 • 第 20 章 “链接程序”——说明链接如何工作。
标签: mplab xc16 编译器
上传时间: 2022-07-16
上传用户:
在.cshrc中添加以下设定:setenV NOVAS_HOME <Verdi_install_dir>set path=($path $NOVAS_HOME/bin)setenV NOVAS_LICENSE_FILE <full_path>/<license_file>Orsetenv NOVAS_LICENSE_FILE 5219@hostname(环境变量NOVAS_LICENSE_FILE优先级高于LM_LICENSE_FILE)内容:>预编译设计前设置匹配信息·将库名字匹配到相应物理地址·格式[Library]logical name=physical locationpack=../1ibrary/pack用户参数设置(set via Tools>Preferences)调用其它novas.rc(可选项)指定搜索路径…>使用环境变量NOVAS_RCsetenv NOVAS_RC <path>/novas.rc>命令行中直接调用-rcFile <filename>搜索顺序1.-rcFile <filename>命令行参数(read/write pointer)2.NOVAS_RC环境变量(read/write pointer)3../novas.rc4.$HOME/novas.rc5.<Verdi install>/etc/novas.rc
标签: verdi
上传时间: 2022-07-20
上传用户:
Allegro转pads的方法REV1实现转换,需要以下要求:1.Cadanc的PCB editor在至少XL版本以上,PADS版本必须在9.3(9.31肯定可以)以上,转换步骤1准备好要转换的allegro文件***.brd,如下:1.1复制文件夹MentorGraphics\9.3.1PADSISDDHOME\translators\skil scripts的**il文件全部复制到目录CadencelSPB_DATAlpcben\文件夹下;如下所示:1.2:创建一个新文件夹例如(……myboards_<boardlD>);并复制你想转换的 allegro PCB文件(.brd)文件到该目录下。使用allegro PCBEditor软件打开brd设计文件,并在命令提示符窗口进入这些命令行:命令>”dfl_main包括引号)实际发现要用如下的命令:命令1:skill load("D:ISPB Datallpcbenlldflmain.il")其中的D:ISPB_Datallpcbenildfl_main.il这个是指dfl_main.il文件的路径。命令2:main out如下图所示:
上传时间: 2022-07-23
上传用户:20125101110