虫虫首页|资源下载|资源专辑|精品软件
登录|注册

同步

  • FPGA同步设计技术

    FPGA同步设计技术,对在FPGA设计中出现的同步问题,毛刺的处理等问题,给出了相应的对策

    标签: FPGA 同步设计

    上传时间: 2013-09-02

    上传用户:lijianyu172

  • 同步复位和异步复位,FPGA设计

    同步复位和异步复位,FPGA设计

    标签: FPGA 同步复位 异步复位

    上传时间: 2013-09-05

    上传用户:swaylong

  • 一种改进的基于时间戳的空间音视频同步方法

    空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音视频同步传输,并在接收端进行同步播放显示。对该方法进行了仿真,结果表明了设计的可行性。同步前的均方根误差SPD值平均在150 ms左右,最大能达到176.1 ms。文中方法能将SPD值控制在60 ms左右,不仅能实现音视频同步传输,并且开销很小,可应用在空间多媒体通信中。

    标签: 音视频

    上传时间: 2013-11-21

    上传用户:comer1123

  • 同步多个1 GSPS直接数字频率合成器AD9910

    多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。

    标签: GSPS 9910 AD 数字频率合成器

    上传时间: 2013-11-13

    上传用户:lingzhichao

  • 同步RS触发器工作特性的Multisim仿真

    给出了具有置0、置1功能及不确定输出状态的同步RS触发器的Multisim仿真方法,即用字组产生器产生所需的各类输入信号,用四踪示波器同步显示输入信号及状态输出信号的波形,可直观描述触发器的置0、置1过程及不确定状态的产生过程。分析了同步RS触发器不确定输出状态的Multisim仿真方案。所述方法的创新点是解决了同步RS触发器的工作波形无法用电子实验仪器进行分析验证的问题。

    标签: Multisim 同步RS触发器 仿真

    上传时间: 2013-10-11

    上传用户:米卡

  • STD标准中信号模型同步和门控机制研究

    随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制信号的目的,使测试需求更加完善以及测试过程更加精确。

    标签: STD 标准 信号模型 门控机制

    上传时间: 2014-01-01

    上传用户:YUANQINHUI

  • 一种载波同步锁相环设计方案

    研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.

    标签: 载波同步 设计方案 锁相环

    上传时间: 2013-11-20

    上传用户:吾学吾舞

  • 使用时钟PLL的源同步系统时序分析

    使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。

    标签: PLL 时钟 同步系统 时序分析

    上传时间: 2013-11-05

    上传用户:VRMMO

  • 了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

    无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调

    标签: 7021 ADF AFC 环路

    上传时间: 2013-10-19

    上传用户:qiaoyue

  • ORCAD与PADS同步详解

    ORCAD与PADS同步详解

    标签: ORCAD PADS

    上传时间: 2013-10-16

    上传用户:talenthn