虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

同步量测

  • 一种简单可靠离散量信号电路的设计和实现

    基于目前航空电子设备离散量输入/输出电路实现复杂,分立器件多,高低温下参数不一致等现象,通过对比分析典型离散量电路,提出了一种简单、高可靠性的离散量信号电路设计,同时由于典型离散量输出电路故障率较高,提出了一种离散量输出信号的过流保护电路设计思路,采用电路仿真软件Multisim进行了功能仿真、容差分析,在实际工程应用中各项实验结果证明,该电路满足实际使用要求,具有很高的稳定性和可靠性。

    标签: 离散量信号 电路

    上传时间: 2014-01-18

    上传用户:kz_zank

  • 同步多个1 GSPS直接数字频率合成器AD9910

    多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。

    标签: GSPS 9910 AD 数字频率合成器

    上传时间: 2013-11-13

    上传用户:lingzhichao

  • 模拟量差分输入方式的应用指南

    本应用手册中的内容适用于PCM系列数据采集板卡中PCM-8208BT、PCM-8208BS隔离模拟量输入板卡。 对于非隔离的板卡PCM-8308BS也可以参考其接线方式应用于现场。 1.PCM-8208BT、PCM-8208BS数据采集板卡主要参数 PCM系列数据采集板卡为支持PC/104总线接口的数据采集板卡。

    标签: 模拟量 差分输入 方式 应用指南

    上传时间: 2013-10-14

    上传用户:ddddddd

  • 同步RS触发器工作特性的Multisim仿真

    给出了具有置0、置1功能及不确定输出状态的同步RS触发器的Multisim仿真方法,即用字组产生器产生所需的各类输入信号,用四踪示波器同步显示输入信号及状态输出信号的波形,可直观描述触发器的置0、置1过程及不确定状态的产生过程。分析了同步RS触发器不确定输出状态的Multisim仿真方案。所述方法的创新点是解决了同步RS触发器的工作波形无法用电子实验仪器进行分析验证的问题。

    标签: Multisim 同步RS触发器 仿真

    上传时间: 2013-10-12

    上传用户:米卡

  • STD标准中信号模型同步和门控机制研究

    随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制信号的目的,使测试需求更加完善以及测试过程更加精确。

    标签: STD 标准 信号模型 门控机制

    上传时间: 2014-01-01

    上传用户:YUANQINHUI

  • 继电器数显温度采集模拟开关量输入控制板

    1、可编程(通过下载排针可下载程序) 2、具有两路数字量(IN0和IN1)控制/检测信号输入端 3、两路AD模拟量输入(A1和A2) 4、两个按键输入 5、两路继电器输出指示灯 6、可控制两路交流220V/10A一下设备。(最大控制设备2000W) 7、板子带有防反接二极管 8、标准的11.0592晶振

    标签: 继电器 数显 开关量 控制板

    上传时间: 2013-10-20

    上传用户:wawjj

  • 一种载波同步锁相环设计方案

    研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.

    标签: 载波同步 设计方案 锁相环

    上传时间: 2013-11-21

    上传用户:吾学吾舞

  • 使用时钟PLL的源同步系统时序分析

    使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。

    标签: PLL 时钟 同步系统 时序分析

    上传时间: 2013-11-05

    上传用户:VRMMO

  • 了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

    无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调

    标签: 7021 ADF AFC 环路

    上传时间: 2013-10-20

    上传用户:qiaoyue

  • ORCAD与PADS同步详解

    ORCAD与PADS同步详解

    标签: ORCAD PADS

    上传时间: 2013-10-16

    上传用户:talenthn