虫虫首页|资源下载|资源专辑|精品软件
登录|注册

传输速度

  • USB接口2.0和1.1又什么区别。USB目前支持三种传输速度:低速的1.5Mbps、全速的12Mbps、高速的480Mbps

    USB接口2.0和1.1又什么区别。USB目前支持三种传输速度:低速的1.5Mbps、全速的12Mbps、高速的480Mbps,USB1.1的固定连结端口可以连接所有速度的周边,但当高速的装置连结在USB1.1连结埠上时,仅能表现出12Mbps的速度。USB2.0的固定连结端口可以连结三种速度的周边装置,并确保所有USB应用硬件间的兼容性

    标签: Mbps USB 2.0 1.1

    上传时间: 2013-12-24

    上传用户:小码农lz

  • 基于FPGA 的低成本长距离高速传输系统的设计与实现

    为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。

    标签: FPGA 高速传输

    上传时间: 2013-10-29

    上传用户:zhishenglu

  • 基于FPGA 的低成本长距离高速传输系统的设计与实现

    为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。

    标签: FPGA 高速传输

    上传时间: 2013-11-24

    上传用户:爺的气质

  • :针对现有计算机屏幕图像传输技术使用网络带宽过大、占用系统资源过多、实时性差等问题

    :针对现有计算机屏幕图像传输技术使用网络带宽过大、占用系统资源过多、实时性差等问题,分析了影响计算机屏幕传输速度的几个因素,提出采用差异截图方式改进远程屏幕图像实时传输方法

    标签: 计算机屏幕 图像 传输技术 网络带宽

    上传时间: 2016-03-26

    上传用户:jing911003

  • 局域网飞鸽传输

    局域网飞鸽传输,功能简单,实用性强,传输速度快。

    标签: 局域网 传输

    上传时间: 2017-01-21

    上传用户:zhangjinzj

  • 基于TMS320C6713和USB2.0的多路实时信号采集系统的研究.rar

    随着现代科学技术的迅速发展和人们对数据采集技术要求的日益提 高,近年来数据采集技术得到了长足的发展,主要表现为精度越来越高, 传输的速度越来越快。但是各种基于ISA、PCI 等总线的数据采集系统存 在着安装麻烦、受计算机插槽数量、地址、中断资源的限制、可扩展性 差等缺陷,严重的制约了它们的应用范围。USB 总线的出现很好的解决了 上述问题,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司为解决传 统总线的不足而推出的一种新型串行通信标准。为了适应高速传输的需 要,2004 年4月,这些公司在原来1.1 协议的基础上制定了USB2.0 传输 协议,使传输速度达到了480Mb/s。该总线具有安装方便、高带宽、易扩 展等优点,已经逐渐成为现代数据采集传输的发展趋势。 以高速数字信号处理器(DSPs)为基础的实时数字信号处理技术近 年来发展迅速,并获得了广泛的应用。TMS320C6713 是德州仪器公司 ( Texas Instrument ) 推出的浮点DSPs , 其峰值处理能力达到了 1350MFLOPS,是目前国际上性能最高的DSPs 之一。同时该DSPs 接口丰 富,扩展能力强,非常适合于做主控芯片。 基于TMS320C6713 和USB2.0,本文设计了一套多路实时信号采集系 统。该设计充分利用了高速数字信号处理器TMS320C6713 和USB 芯片 CY7C68001 的各种优点,实现了传输速度快,采样精度高,易于扩展,接口简单的特点。在本文中详细讨论了各种协议和功能模块的设计。本文 的设计主要分为硬件部分和软件部分,其中硬件部分包括模拟信号输入 模块,AD 数据采集模块,USB 模块,所有的硬件模块都在TMS320C6713 的协调控制下工作,软件部分包括DSP 程序和PC 端程序设计。总的设计 思想是以TMS320C6713为核心,通过AD 转换,将采集的数据传送给 TMS320C6713 进行数据处理,并将处理后的数据经过USB 接口传送到上位 机。

    标签: C6713 320C 6713 TMS

    上传时间: 2013-04-24

    上传用户:fudong911

  • 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

    随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。

    标签: SerialATA FPGA 嵌入式系统

    上传时间: 2013-04-24

    上传用户:sz_hjbf

  • 基于FPGA的PCI软核模块的研究与实现.rar

    本课题是在课题组已实现的高速串行通信平台的基础上,进一步引伸,设计开源的PCI软核通信模块替代Xilinx公司提供的LogiCORE PCI核,力求在从模式下,做到占用资源更少,传输速度更快,也为以后实现更完整的功能提供平台。 本文以此为背景,基于FPGA平台,搭建以开源的PCI软核为核心的串行通信接口平台,使其成为PCI总线与用户逻辑之间的桥梁,使用户逻辑避开与复杂的PCI总线协议。本课题采用Spartan-II FPGA芯片XC2S200-6FG456C系统开发板作为串行通信接口的硬件实验平台,实现了支持配置读/写交易、单数据段读/写、突发模式读/写、命令/地址译码功能和数据传送错误检测与处理功能的PCI软核。 本文主要阐述了以PCI软核为核心的串行通信平台的实现,首先介绍了PCI软核的编程语言、软件工具和硬件实验平台Spartan-II FPGA芯片XC2S200-6FG456C系统开发板。然后,介绍了PCI总线命令、PCI软核所支持的功能、PCI软核两侧信号的定义、PCI软核配置模块以及探讨了PCI软核的状态机接收、发送数据等过程,分析了PCI软核的数据收发功能仿真,主要包括配置读/写交易、单数据段模式读/写和突发模式读/写的仿真图形,并阐述了管脚约束的操作流程。最后介绍PCI软核模块的WDM驱动,内容包括驱动程序简介、驱动程序的开发、中断处理、驱动程序与应用程序之间的通信以及应用程序操作。最后,对PCI软核的各种性能进行了比较分析。整个模块设计紧凑,完成在实验平台上的数据发送。 设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。之后,将FPGA设计下载到Spanan-II FPGA芯片XC2S200-6FG456C系统开发板中运行。 文章最后指出工作中的不足之处和需要进一步完善的地方。

    标签: FPGA PCI 软核

    上传时间: 2013-04-24

    上传用户:sc965382896

  • SATA协议分析及其FPGA实现.rar

    并行总线PATA从设计至今已快20年历史,如今它的缺陷已经严重阻碍了系统性能的进一步提高,已被串行ATA(Serial ATA)即SATA总线所取代。SATA作为新一代磁盘接口总线,采用点对点方式进行数据传输,内置数据/命令校验单元,支持热插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的传输速度。目前SATA已在存储领域广泛应用,但国内尚无独立研发的面向FPGA的SATAIP CORE,在这样的条件下设计面向FPGA应用的SATA IP CORE具有重要的意义。 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IPCORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)实现了1.5Gbps的串行传输链路;设计满足协议需求、适合FPGA设计的并行结构,实现了多状态机的协同工作:在高速设计中,使用了流水线方法进行并行设计,以提高速度,考虑到系统不同部分复杂度的不同,设计采用部分流水线结构;采用在线逻辑分析仪Chipscope pro与SATA总线分析仪进行片上调试与测试,使得调试工作方便快捷、测试数据准确;严格按照SATA1.0a协议实现了SATA设备端IP CORE的设计。 最终测试数据表明,本论文设计的基于FPGA的SATA IP CORE满足协议需求。设计中的SATA IP CORE具有使用方便、集成度高、成本低等优点,在固态电子硬盘SSD(Solid-State Disk)开发中应用本设计,将使开发变得方便快捷,更能够适应市场需求。

    标签: SATA FPGA 协议分析

    上传时间: 2013-06-21

    上传用户:xzt

  • 基于FPGA的cPCI接口数据采集系统设计.rar

    高速数据采集系统在信号检测、雷达、图像处理、网络通信等领域有广泛应用,不同的应用要求使用不同的总线和不同的设计,但是,无论基于何种应用,其设计的关键在接口的实现上。 @@ 随着cPCI总线技术的发展,cPCI总线逐渐代替了PCI总线、VME总线,成为测控领域中最受人们青睐的总线形式。 @@ 为满足高速采集过程中数据传输速度的要求和采集卡与PC机连接的机械强度的要求,本论文提出设计基于cPCI总线接口的数据采集系统。设计中利用单片FPGA芯片实现PCI协议,代替传统的FIFO芯片和串并转换芯片,并完成对模拟电路的控制功能;并提出将应用程序中的一部分数据读写操作放入动态链接库中,减少因应用程序反复调用驱动程序而造成的资源浪费和时间的延迟。 @@ 通过分析PCI总线协议,理解高频数字电路设计方法和高速数据采集原理,本文开发了基于cPCI接口的高速数据采集系统。经过综合测试和现场应用验证表明,采集系统已达到了要求的性能指标。 @@关键词:FPGA;数据采集系统;cPCI; PC

    标签: FPGA cPCI 接口

    上传时间: 2013-07-08

    上传用户:ikemada