虫虫首页|资源下载|资源专辑|精品软件
登录|注册

传世1.4登陆器的配置器.rar

  • 弹簧隔振器的系数k0=4.5 hc=3.5 d=[3.15 3.23] a1=tan(pi*(d)./(2*hc)) a2=cot(pi*(d)./(2*hc)) % plot

    弹簧隔振器的系数k0=4.5 hc=3.5 d=[3.15 3.23] a1=tan(pi*(d)./(2*hc)) a2=cot(pi*(d)./(2*hc)) % plot(d,a1) y=(a1+a2)*2*k0*hc*1e-3./pi y=y./9.8*8 % var=1+(tan(pi*(d+0.25)./(2*hc))).^2 k=2*k0*hc/pi*( var*pi./(2*hc)+var*pi./(2*hc)./(var-1

    标签: hc 3.15 3.23 pi

    上传时间: 2013-12-01

    上传用户:redmoons

  • 实验三 布局管理器的使用 目的 1. 掌握布局管理器的作用。 2. 能熟练使用FlowLayout、GridLayout、BorderLayout、CardLayout布局管理器。 3. 掌握

    实验三 布局管理器的使用 目的 1. 掌握布局管理器的作用。 2. 能熟练使用FlowLayout、GridLayout、BorderLayout、CardLayout布局管理器。 3. 掌握JFrame、JPanel 默认布局管理器。 4. 掌握使用多个JPanel,并配合多个布局管理器设计较美观的界面。

    标签: BorderLayout FlowLayout CardLayout GridLayout

    上传时间: 2016-06-03

    上传用户:qb1993225

  • 1. 一秒定时的实现。 设定定时器每100us中断一次

    1. 一秒定时的实现。 设定定时器每100us中断一次,在中断服务程序中,对中断次数进行计数,计数10000次就是1秒。 2.分、秒的显示 用四个数码管配合373芯片的锁存功能就可以完整地显示分、秒信息。373芯片的片选则需要138芯片的译码和04芯片的取反。 3. 调时的实现 利用单片机的外部中断和三个按键,我们可以方便的实现调时功能。比如三个按键开关产生的中断信息可以分别用于“开始(停止)调时”、“选择调时位”、“当前选择位+1”。 4. 实现按键的软件去抖动功能。

    标签: 100 us 定时 中断

    上传时间: 2013-12-23

    上传用户:wlcaption

  • 電子報軟體. 你想輕輕鬆鬆的寄送電子報 功能介紹: 1. 支援多個伺服器分散流量. (已可設定每次的最大郵件數) 2. 支援多個設定檔選擇. 3. 可直接選擇硬碟內的 HTML, 純文字檔當做

    電子報軟體. 你想輕輕鬆鬆的寄送電子報 功能介紹: 1. 支援多個伺服器分散流量. (已可設定每次的最大郵件數) 2. 支援多個設定檔選擇. 3. 可直接選擇硬碟內的 HTML, 純文字檔當做寄信內容. 4. 支援定時、每日、每週、每月送信. 5. 配合 ServiceAgent 可以成為NT/2000下的服務. 6. 可夾帶附件檔案. 7. 在原本可直接選取電腦硬碟上的檔案(HTML)來做為HTML寄信的本文之外, 目前已能將 HTML 內的圖檔(gif,jpg,bmp,png)的 <img> tag 和 音效檔(wav,mid,swf)的<EMBED> tag 的內容一起勘進郵件內容裡. 8. 以 Command Line 執行的方式就能啟動寄信流程. 9. 透過電子郵件信箱即可啟動自動化電子報訂閱/取消功能! 開發工具: 1. Delphi 5 2. Indy Winshoes8 (free delphi component)

    标签: HTML 伺服器 分散 流量

    上传时间: 2014-01-05

    上传用户:l254587896

  • 单相非隔离型光伏并网逆变器的研究.rar

    在能源枯竭与环境污染问题日益严重的今天,新能源的开发与利用愈来愈受到重视。太阳能是当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注。而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。在并网型光伏发电系统中,逆变器是系统中最末一级或唯一一级能量变换装置,其效率的高低、可靠性的好坏将直接影响整个并网型系统的性能和投资。按照不同的标准光伏并网逆变器的拓扑结构分为很多种,本文主要研究单相非隔离型光伏并网逆变器。 文章首先概述了光伏并网系统的发展情况并分析了当前国际金融危机对光伏产业的影响。其次,分析了当前国际市场上主要的光伏逆变器产品的特点,概括了光伏并网系统中光伏阵列的配置。随后,本文以单相全桥拓扑为模型分析了非隔离型并网系统在采用不同的PWM调制策略下的共模电流,指出了抑制共模电流需满足的条件。对于全桥和半桥拓扑,分析了不同的滤波方式对共模电流抑制的影响。总结了能够抑制共模电流的实用电路拓扑并提出了一种能够抑制共模电流的新拓扑。对不同拓扑的损耗情况在文章中进行了比较。 对于非隔离型并网系统中的逆变器易向电网注入直流分量的问题,首先分析了直流分量产生的原因及其导致变压器产生的直流偏磁饱和现象。在此基础上,总结了抑制直流分量的方法,指出了半桥拓扑能够抑制直流分量。对于并网电流的控制,工程上通常采用比例积分控制器,而比例积分控制器在理论上无法实现无静差控制,因此,本文对能够实现无静差控制的比例谐振控制器进行了简要分析。最后,在非隔离型1.5kW实验平台上对共模电流和直流分量的抑制方法进行了验证。

    标签: 单相 光伏并网 非隔离型

    上传时间: 2013-07-30

    上传用户:科学怪人

  • 基于电压源换流器的高压直流输电系统控制策略研究.rar

    作为新一代直流输电技术,基于电压源换流器的高压直流输电凭借其独特的技术优点取得了飞速的发展,并已在新能源发电系统联网、电网非同步互联、无源系统供电、无功补偿等场合得到实际工程应用。在我国,VSC-HVDC的研究尚处于起步阶段。本论文着重开展了VSC-HVDC技术的数学建模和控制策略的研究。论文的主要工作和取得的创新性成果如下: 1.建立了系统标么值模型,分析了VSC-HVDC的运行原理和稳态功率特性。明确了系统主电路参数对运行特性的影响,在此基础上提出了一种功率定义下的换流电抗、直流电压和直流电容以及频域下的交流滤波器参数设计方法。 2.设计了一种基于无差拍控制的VSC-HVDC直接电流离散控制器。针对控制系统存在的VSC电压输出能力限制、PI控制器积分饱和现象和离散采样时间延迟问题,提出了相应的解决方法,推导了其电流内环控制器与功率外环离散控制器的设计原则。 3.推导了换流站网侧与VSC交流侧功率节点以及换流电抗与损耗电阻上的瞬时功率方程,在此基础上提出了一种换流站网侧功率节点控制并补偿换流电抗与损耗电阻消耗二倍频功率的不平衡控制策略,设计了该控制策略下的双序矢量控制器模型。同时针对传统dq软件锁相环在电压不平衡时锁相速度慢的缺点,提出了一种基于前置相序分解的频率自适应dq锁相环,提高了不平衡控制算法的动态性能与稳态特性。 4.对VSC阀在交流电网低电压故障下的过流现象进行分析并提出了一种考虑正负序分量影响的指令电流限制器,保证了故障限流效果。分析比较了VSC阀电流裕度穿越法和指令电流限制器穿越法的特性,在此基础上提出一种结合正负序指令电流限制器与控制模式切换的交流电网低电压穿越控制方法,从而解决交流电网低电压故障时系统稳定与VSC过流问题。 5.在分析现有VSC-HVDC拓扑的基础上,从降低电力电子器件直接串联数目、器件开关频率和简化主电路拓扑结构三个方面出发,将传统直流输电中常用的变压器隔离式多模块结构引入VSC-HVDC系统,并针对该模块级联式拓扑提出一种系统协调控制与模块独立运行相结合的新型控制策略。针对该拓扑下送端站存在的各模块直流侧电容电压均衡问题,提出了一种基于有功分量调节的直流侧电压控制方法。

    标签: 电压源 换流器 控制策略

    上传时间: 2013-06-02

    上传用户:lw4463301

  • 基于FPGA的Viterbi译码器设计与实现.rar

    卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。

    标签: Viterbi FPGA 译码器

    上传时间: 2013-06-23

    上传用户:myworkpost

  • 基于FPGA与AD9857的四路DVBC调制器的设计.rar

    随着数字时代的到来,信息化程度的不断提高,人们相互之间的信息和数据交换日益增加。正交幅度调制器(QAM Modulator)作为一种高频谱利用率的数字调制方式,在数字电视广播、固定宽带无线接入、卫星通信、数字微波传输等宽带通信领域得到了广泛应用。 近年来,集成电路和数字通信技术飞速发展,FPGA作为集成度高、使用方便、代码可移植性等优点的通用逻辑开发芯片,在电子设计行业深受欢迎,市场占有率不断攀升。本文研究基于FPGA与AD9857实现四路QAM调制的全过程。FPGA实现信源处理、信道编码输出四路基带I/Q信号,AD9857实现对四路I/Q信号的调制,输出中频信号。本文具体内容总结如下: 1.介绍国内数字电视发展状况、国内国际的数字电视标准,并详细介绍国内有线电视的系统组成及QAM调制器的发展过程。 2.研究了QAM调制原理,其中包括信源编码、TS流标准格式转换、信道编码的原理及AD9857的工作原理等。并着重研究了信道编码过程,包括能量扩散、RS编码、数据交织、星座映射与差分编码等。 3.深入研究了基于FPAG与AD9857电路设计,其中包括详细研究了FPGA与AD9857的电路设计、在allegro下的PCB设计及光绘文件的制作,并做成成品。 4.简单介绍了FPGA的开发流程。 5.深入研究了基于FPAG代码开发,其中主要包括I2C接口实现,ASI到SPI的转换,信道编码中的TS流包处理、能量扩散、RS编码、数据交织、星座映射与差分编码的实现及AD9857的FPGA控制使其实现四路QAM的调制。 6.介绍代码测试、电路测试及系统指标测试。 最终系统指标测试表明基于FPGA与AD9857的四路DVB-C调制器基本达到了国标的要求。

    标签: FPGA 9857 DVBC

    上传时间: 2013-04-24

    上传用户:sn2080395

  • 基于ARM和GPRS技术的第二代身份证无线手持阅读器的研究

    按照公安部规定,我国从 2004 年开始换发第二代居民身份证,预计到 2008 年基本完成第二代居民身份证的换发工作。第二代身份证与第一代身份证最大的区别在于:它的内部嵌入了一枚指甲盖大小的非接触式 IC 芯片,该芯片内存储有姓名、性别等9项信息。本课题设计出一款基于 ARM 和 GPRS 技术的第二代身份证无线手持阅读器,该阅读器能读出第二代身份证内 IC 卡信息,并可通过 GPRS 网络将信息进行无线传输。 本文以该阅读器的设计为主线,论述的主要内容如下: 1.介绍了课题背景及意义。全国 9 亿第二代身份证的换发,必然带来各行业对阅读器的大量需求,而现有阅读器的弊端促使了对阅读器做更深入的研究。 2.介绍了相关概念及技术,包括:无线射频识别技术、ISO/IEC14443 协议、嵌入式系统、ARM、GPRS技术等。 3.详细介绍了该阅读器的硬件设计方法,并给出主要硬件模块电路原理图及其 PCB 板设计方法,同时也简单介绍了硬件的焊接和调试过程。 4.详细介绍了该阅读器的软件设计方法,包括:读卡模块驱动程序、GPRS 模块驱动程序、人机对话模块驱动程序、I/O 口驱动程序的流程图和部分代码。 5.为使该阅读器安全可靠地运行,对阅读器进行了各种功能测试,包括:读卡功能、GPRS 数据传输功能、人机接口功能。 通过功能测试,该阅读器能准确读取第二代身份证内信息并通过GPRS 网络成功将信息发送出去。该阅读器与市面上现有的阅读器相比,具有可脱机操作、无线传输、小巧灵便的优点。由于该阅读器软件采用模块化的设计方法,可以方便移植到其他非接触卡阅读器中,因此本阅读器具有非常广泛的应用前景。

    标签: GPRS ARM 身份证 无线

    上传时间: 2013-06-10

    上传用户:爺的气质

  • 四路DVBC调制器的设计

    随着数字时代的到来,信息化程度的不断提高,人们相互之间的信息和数据交换日益增加。正交幅度调制器(QAM Modulator)作为一种高频谱利用率的数字调制方式,在数字电视广播、固定宽带无线接入、卫星通信、数字微波传输等宽带通信领域得到了广泛应用。 近年来,集成电路和数字通信技术飞速发展,FPGA作为集成度高、使用方便、代码可移植性等优点的通用逻辑开发芯片,在电子设计行业深受欢迎,市场占有率不断攀升。本文研究基于FPGA与AD9857实现四路QAM调制的全过程。FPGA实现信源处理、信道编码输出四路基带I/Q信号,AD9857实现对四路I/Q信号的调制,输出中频信号。本文具体内容总结如下: 1.介绍国内数字电视发展状况、国内国际的数字电视标准,并详细介绍国内有线电视的系统组成及QAM调制器的发展过程。 2.研究了QAM调制原理,其中包括信源编码、TS流标准格式转换、信道编码的原理及AD9857的工作原理等。并着重研究了信道编码过程,包括能量扩散、RS编码、数据交织、星座映射与差分编码等。 3.深入研究了基于FPAG与AD9857电路设计,其中包括详细研究了FPGA与AD9857的电路设计、在allegro下的PCB设计及光绘文件的制作,并做成成品。 4.简单介绍了FPGA的开发流程。 5.深入研究了基于FPAG代码开发,其中主要包括I2C接口实现,ASI到SPI的转换,信道编码中的TS流包处理、能量扩散、RS编码、数据交织、星座映射与差分编码的实现及AD9857的FPGA控制使其实现四路QAM的调制。 6.介绍代码测试、电路测试及系统指标测试。 最终系统指标测试表明基于FPGA与AD9857的四路DVB-C调制器基本达到了国标的要求。

    标签: DVBC 调制器

    上传时间: 2013-07-05

    上传用户:leehom61