虫虫首页|资源下载|资源专辑|精品软件
登录|注册

串行时钟

  • I2C串行总线具有占用I/O口少

    I2C串行总线具有占用I/O口少,控制方式简单,信号传输速度快,配套功能芯片种类多的优点,非常适用于单片机系统设计中,I2C串行总线由两根线构成:数据线(SDA),时钟线(SCL),其数据传输过程在很多书中都有介绍,这里不做专门说明。下面以24CXX系列SEEPROM为例介绍EM78系列单片机如何设计I2C总线接口。

    标签: I2C 串行总线

    上传时间: 2017-02-10

    上传用户:asddsd

  • c8051f系列单片机的SPI 并行/串行通信源程序 Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核

    c8051f系列单片机的SPI 并行/串行通信源程序 Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核,它的指令系统与MCS-51完全兼容。其中的C8051F020单片机含有64kB片内Flash程序存储器,4352B的RAM、8个I/O端口共64根I/O口线、一个12位A/D转换器和一个8位A/D转换器以及一个双12位D/A转换器、2个比较器、5个16位通用定时器、5个捕捉/比较模块的可编程计数/定时器阵列、看门狗定时器、VDD监视器和温度传感器等部分。C8051F020单片机支持双时钟,其工作电压范围为2.7~3.6V(端口I/O,RST和JTAG引脚的耐压为5V)。与以前的51系列单片机相比,C8051F020增添了许多功能,同时其可靠性和速度也有了很大提高。

    标签: c8051f Cygnal SPI CIP

    上传时间: 2013-12-24

    上传用户:Thuan

  • 在ARM7上调试通过的金鹏串行12864程序

    在ARM7上调试通过的金鹏串行12864程序,内含ARM自带的实时时钟RTC,可直接在12864显示

    标签: 12864 ARM7 调试 串行

    上传时间: 2013-12-24

    上传用户:xymbian

  • 并串转换器:将并行输入的信号以串行方式输出

    并串转换器:将并行输入的信号以串行方式输出,这里要注意需先对时钟进行分频,用得到的低频信号控制时序,有利于观察结果(可以通过L灯观察结果)

    标签: 转换器 并行 信号 串行方式

    上传时间: 2013-12-21

    上传用户:jiahao131

  • 并/串转换器即并行输入、串行输出转换器

    并/串转换器即并行输入、串行输出转换器,例如一个8bit输入的并/串转换器,输出时钟频率是输入时钟频率的8倍,输入端一个时钟到来,8个输入端口同时输入数据;输出端以8倍的速度将并行输入的8bit串行输出,至于从高位输出还是从低位输出,可以再程序中指定。

    标签: 转换器 并行 串行 输入

    上传时间: 2014-01-21

    上传用户:2467478207

  • SPI串行EEPROM系列中文数据手册

    说明:Microchip Technology Inc.采用存储容量为1 Kb至1Mb的低电压串行电可擦除PROM(Electrically Erasable PROM,EEPROM),支持兼容串行外设接口(Serial Peripheral Interface,SPI)的串行总线架构,该系列器件支持字节级和页级功能,存储容量为512 Kb和1Mb的器件还通常与基于闪存的产品结合使用,具有扇区和芯片擦除功能。所需的总线信号为时钟输入(SCK)线、独立的数据输入(S1)线和数据输出(SO)线。通过片选(CS)输入信号控制对器件的访问。可通过保持引脚(HOLD)暂停与器件的通信。器件被暂停后,除片选信号外的所有输入信号的变化都将被忽略,允许主机响应优先级更高的中断。整个SPI兼容系列器件都具有标准的8引脚PDIP和SOIC封装,以及更高级的封装,如8引脚TSSOP,MSOP.2x3DFN,5x6 DFN和6引脚SOT-23封装形式。所有封装均为符合RoHS标准的无铅(雾锡)封装。引脚图(未按比例绘制)

    标签: spi eeprom

    上传时间: 2022-06-20

    上传用户:fliang

  • VHDL的串行同步通信SPI设计.

    这是一个衡量通信速度的参数。它表示每秒钟传送的bit的个数。例如300波特表示每秒钟发送300个bit,当我们提到时钟周期时,我们就是指波特率例如如果协议需要4800波特率,那么时钟是4800Hz,这意味着串口通信在数据线上的采样率为4800Hz,通常电话线的波特率为14400,28800和36600,波特率可以远远大于这些值,但是波特率和距离成反比。串行口每秒发送或接收数据的码元数为传码,单位为波特,也叫波特率,若发送或接收一位数据所需时间为T,则波特率为1/T,相应的发送或接收时钟为1/T Hz。发送和接收设备的波特率应一致。位同步是实现收发双方的码元同步,由数据传输系统的同步控制电路实现。发送端由发送时钟的定时脉冲对数据序列取样再生,接收端由接收时钟的定时脉冲对接收数据序列取样判断,恢复原来的数据序列。因此,接收时钟和发送时钟必须同频同相,这是由接收端的定时提取和锁相环电路实现的。传码率与位同步必须同时满足。否则,接收设备接收不到有效信息

    标签: vhdl 串行同步通信 spi

    上传时间: 2022-06-22

    上传用户:lijumiao

  • 基于USB的串行通信软硬件设计

    基于USB的串行通信软硬件设计

    标签: USB 串行通信 软硬件设计

    上传时间: 2013-08-04

    上传用户:eeworm

  • 基于USB的串行通信软硬件设计-41页-0.8M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 基于USB的串行通信软硬件设计-41页-0.8M.pdf

    标签: USB 0.8 41

    上传时间: 2013-07-19

    上传用户:yatouzi118

  • 基于FPGA的SCI串行通信接口的研究与实现.rar

    国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。

    标签: FPGA SCI 串行通信接口

    上传时间: 2013-04-24

    上传用户:竺羽翎2222