MAXPLUS_环境下的频率计设计及其完善
上传时间: 2013-08-09
上传用户:xianglee
附录 光盘说明\r\n本书附赠的光盘包括各章节实例的设计工程与源码,所有工程在下列软件环境下运行通过:\r\n? Windows XP SP2\r\n? MATLAB\r\n? Altera Quartus II \r\n? synplify8.4\r\n? modelsim_ae6.1\r\n\r\n光盘目录与实例名称的对应关系如下:\r\n\r\n cht02文件夹中存放的是书中第2章中的例子,读者可以将一些简单例子的代码 \r\n拷贝到MATLAB命令窗口进行运行,也可以把
上传时间: 2013-08-11
上传用户:ecooo
amcc PPC405EP taihu 开发板 CPLD 源码
上传时间: 2013-08-13
上传用户:invtnewer
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号
上传时间: 2013-08-14
上传用户:kernor
CPLD与8051的总线接口VHDL源码
上传时间: 2013-08-15
上传用户:yuchunhai1990
提供stm32的flash的在线改写烧录功能和spi通讯
上传时间: 2013-08-15
上传用户:gundan
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设\r\n计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要\r\n求。
上传时间: 2013-08-16
上传用户:chenbhdt
ACTEL的FPGA完整开发文挡 含测试源码
上传时间: 2013-08-16
上传用户:kristycreasy
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!
上传时间: 2013-08-17
上传用户:fengweihao158@163.com
TMS3205402Verilog HDL源码
上传时间: 2013-08-17
上传用户:shizhanincc