现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以Xilinx公司最新款的Virtex-5 FPGA为研究平台进行仿真设计。本论文的主要工作是以某低成本相控阵雷达信号处理机为设计平台,在其中的一块信号处理板上,进行了基于LVDS(Low VoltageDifferential Signal)技术的高速LinkPort(链路口)设计和基于CML(Current ModeLogic)技术的Rocket I/O高速串行接口设计。首先在FPGA的软件中进行程序设计和功能、时序的仿真,当仿真验证通过之后,重点是在硬件平台上进行调试。硬件调试验证的方法是将DSP TS201的链路口功能与在FPGA中的模拟高速链路口相连接,进行数据的互相传送,接收和发送的数据相同,证明了高速链路口设计的正确性。并且在硬件调试时对Rocket IO GTP收发器进行回环设计,经过回环之后接收到的数据与发送的数据相同,证明了Rocket I/O高速串行接口设计的正确性。
上传时间: 2013-04-24
上传用户:恋天使569
国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。
上传时间: 2013-04-24
上传用户:竺羽翎2222
通用异步收发器UART(Universal Asynchronous Receiver/Transmitter)是广泛使用的串行传输协议。串行外设用到异步串行接口一般采用专用集成电路实现。但是这类芯片一般包含许多辅助模块,而时常不需要使用完整的UART的功能和辅助功能,或者当在FPGA上设计时,需要将UART功能集成到FPGA内部而不能使用芯片。蓝牙主机控制器接口则是实现主机设备与蓝牙模块之间互操作的控制部件。当在使用蓝牙设备的时候尤其是在监控场所,接口控制器在控制数据与计算机的传输上就起了至关重要的作用。 论文针对信息技术的发展和开发过程中的实际需要,设计了一个蓝牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模块。使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。 本设计采用TOP-DOWN设计方法,整体上分为UART接口和蓝牙主机控制器接口两部分。首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I自带的仿真器对各模块进行功能仿真和时序仿真;最后进行硬件验证,在Virtex-II开发板上对系统进行功能验证。实现了发送、接收和波特率发生等功能,验证了结果,表明设计正确,功能良好,符合设计要求。
上传时间: 2013-07-13
上传用户:wfl_yy
当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电路板空间要求、减少印刷电路板(PCB)层数、PCB布局布线更容易、接头更小、EMI更少,而且抵抗噪声的能力也更好。高速串行I/O技术正被越来越广泛地应用于各种系统设计中,包括PC、消费电子、海量存储、服务器、通信网络、工业计算和控制、测试设备等。迄今业界已经发展出了多种串行系统接口标准,如PCI Express、串行RapidIO、InfiniBand、千兆以太网、10G以太网XAUI、串行ATA等等。 Aurora协议是为私有上层协议或标准上层协议提供透明接口的串行互连协议,它允许任何数据分组通过Aurora协议封装并在芯片间、电路板间甚至机箱间传输。Aurora链路层协议在物理层采用千兆位串行技术,每物理通道的传输波特率可从622Mbps扩展到3.125Gbps。Aurora还可将1至16个物理通道绑定在一起形成一个虚拟链路。16个通道绑定而成的虚拟链路可提供50Gbps的传输波特率和最大40Gbps的全双工数据传输速率。Aurora可优化支持范围广泛的应用,如太位级路由器和交换机、远程接入交换机、HDTV广播系统、分布式服务器和存储子系统等需要极高数据传输速率的应用。 传统的标准背板如VME总线和CompactPCI总线都是采用并行总线方式。然而对带宽需求的不断增加使新兴的高速串行总线背板正在逐渐取代传统的并行总线背板。现在,高速串行背板速率普遍从622Mbps到3.125Gbps,甚至超过10Gbps。AdvancedTCA(先进电信计算架构)正是在这种背景下作为新一代的标准背板平台被提出并得到快速的发展。它由PCI工业计算机制造商协会(PICMG)开发,其主要目的是定义一种开放的通信和计算架构,使它们能被方便而迅速地集成,满足高性能系统业务的要求。ATCA作为标准串行总线结构,支持高速互联、不同背板拓扑、高信号密度、标准机械与电气特性、足够步线长度等特性,满足当前和未来高系统带宽的要求。 采用FPGA设计高速串行接口将为设计带来巨大的灵活性和可扩展能力。Xilinx Virtex-IIPro系列FPGA芯片内置了最多24个RocketIO收发器,提供从622Mbps到3.125Gbps的数据速率并支持所有新兴的高速串行I/O接口标准。结合其强大的逻辑处理能力、丰富的IP核心支持和内置PowerPC处理器,为企业从并行连接向串行连接的过渡提供了一个理想的连接平台。 本文论述了采用Xilinx Virtex-IIPro FPGA设计传输速率为2.5Gbps的高速串行背板接口,该背板接口完全符合PICMG3.0规范。本文对串行高速通道技术的发展背景、现状及应用进行了简要的介绍和分析,详细分析了所涉及到的主要技术包括线路编解码、控制字符、逗点检测、扰码、时钟校正、通道绑定、预加重等。同时对AdvancedTCA规范以及Aurora链路层协议进行了分析, 并在此基础上给出了FPGA的设计方法。最后介绍了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT设计工具,可在标准ATCA机框内完成单通道速率为2.5Gbps的全网格互联。
上传时间: 2013-05-29
上传用户:frank1234
本文探索了自主系统CPU设计方法和经验,同时对80C51产品进行了必要的改进。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相关EDA软件平台的支持下进行基于FPGA的8051芯片的设计。在已公开的8051源代码的基础上,对其中的程序存储器、指令存储器做了较大幅度的修改,增加了定时器、串行收发器的软件编写,VerilogHDL语句共6000余行(见附录光盘)。在设计中笔者特别的注意了源代码中组合逻辑循环的去除,时序设计中合理确定建立时间和保持时间,保证了工作频率的提高(工作频率由12MHz提高到约30MHz),串行收发器的下载实验验证了该模块频率的提高。对设计高频CPU提供了有益的借鉴。本文利用Modelsim进行了功能仿真和后仿真,利用Synplify进行了综合,仿真和综合结果达到了设计的预期要求,并为下载和组成系统作了准备工作(设计了外围电路的PCB板图)。
上传时间: 2013-06-28
上传用户:梧桐
本文提出的煤矿安全系统由基站、基站控制器、控制中心和安全信息终端组成。本系统能够实时动态监测瓦斯等有害气体浓度,能够人机联防监测矿道中可能存在的安全隐患。井下采用CAN有线网络和Zigbee无线网络相结合的混合组网方式,通过矿工携带的安全信息终端使监测网延伸到每个采掘工作面,实现动态跟踪。控制中心通过友好的人机界面可以查看瓦斯浓度、温度、湿度的最新数据与历史数据,还可以查看报警记录,并把这些数据以曲线图的形式直观的显示出来。 基站和基站控制器是以ARM系列LPC2119微处理器为核心设计的,完成安全信息终端和控制中心之间的通信任务。基站和安全信息终端采用了基于Zigbee技术的SZ05系列嵌入式无线收发模块进行组网通信,采用MC14LC5480语音芯片实现系统的语音功能,基于LPC2119内置的CAN控制器辅以P82C250收发器实现多基站间的网络连接。基站控制器通过CAN总线与基站组网通信,监测基站工作状态,协调各基站与移动终端之间的信息传输,通过RS232与控制中心PC机进行信息交互。在此硬件平台的基础上,给出了基于LPC2119微处理器下的软件设计过程,包括初始化、无线通信模块的通信协议制定和通信程序设计、语音功能的软件设计及编程、基站和基站控制器的通信协议制定和主程序设计、系统监控程序设计及控制中心PC机端人机界面设计等。 经多次调试,实现了控制中心PC机接收安全信息终端检测的环境参数数据并判断瓦斯浓度是否超限,还实现了通过人机界面查询数据、查看曲线图以及发送命令等。
上传时间: 2013-07-14
上传用户:hainan_256
在实际工程中,往往有大量分布广泛的现场数据需要远程采集传输。数据采集传输系统已经在实现自动化过程中发挥了重大作用。但还存在采集通道少、速率低、数据传输方式不灵活,操作复杂,对测试环境要求较高等问题。如何建立起新一代灵活、高效、高速、多通道、实用性强、覆盖面广、适应复杂监测环境的数据采集传输系统成为一个重要的工程问题。 随着社会的发展和进步,环境和生态的恶化越来越明显,日益威胁着人类的生存和发展。环境监测是环境保护的重要组成部分和基础性工作。国家环保部于2008年制定了《污染源在线自动监控(监测)数据采集传输仪技术要求标准》。本文在分析数据采集传输系统研究现状和发展趋势的基础上,依照该标准,研究了一种多种信号标准兼容,多种采集通道可选的环境监测用数据采集传输系统。课题来源于济南大陆机电有限公司委托科研项目(项目编号:W0624)。本文主要进行了以下工作: (1)分析研究数据采集传输系统的重要意义。调研数据采集传输系统的研究现状和发展趋势。分析环境监测用数据采集传输系统的特点。 (2)以国家环境保护部制定的《污染源在线自动监控(监测)数据采集传输仪技术要求标准》为依据,分析了环境监测用数据采集传输系统的特殊功能需求,制定了系统技术参数。为解决系统核心板与功能板架构存在的接口防震性差,系统不稳定等问题,提出功能主板与扩展接口板的系统架构。选用ARM9处理器S3C2440和嵌入式linux操作系统。 (3)以开发达到环保标准的数据采集传输系统为目标,进行了系统硬件设计制作。分析了系统的地址空间。详细分析了系统的扩展接口分配和地址空间分配,避免了总线等硬件资源的冲突。基于系统功能主板的总线扩展接口和GPIO扩展接口扩展了开关量采集单元、开关量输出单元、串口单元、模拟量采集单元、人机交互单元等功能单元等电路。设计制作了印制电路板。 (4)研究嵌入式linux开发过程,分析嵌入式linux驱动与应用程序架构。构建了交叉的嵌入式linux开发环境。对环境监测用数据采集传输系统的特定功能单元进行软件开发。主要进行了总线操作、模拟量采集、RS-232串口数据传输、GPRS数据传输、智能仪表的RS-485通讯等驱动应用程序开发。
上传时间: 2013-07-10
上传用户:klds
近年来,随着电子技术的发展,消费电子产品(Consumer Electronics)已与计算机(Computer)、通信(Communication)两项产品的技术结合在一起,成为目前所统称的3C产品,并使家用电子电器产品步向智能家居的方向。但是目前大多数智能家居系统其控制器一般由8位或16位的单片机控制,其控制功能比较简单,很难实现网络化和无线传输,对于未来的智能家居系统的扩展性也比较有限。本文针对目前国内智能家居系统的局限性,提出一种基于嵌入式处理器ARM平台以及以太网和GPRS网络通信技术的智能家居系统,它不仅能对小区内住宅的安全状况进行实时监控,还能实现家用电器的远程控制、“三表”(即水表、电表、燃气表)的远程抄送。同时该系统还提供了规范的串行通信接口,对于未来的系统的扩展提供了广阔的空间。 本文首先详细的介绍了ARM处理器及嵌入式操作系统uClinux的发展概况,接着讨论了GPRS网络通信技术的工作原理,最后给出了智能家居控制系统的硬件设计和软件设计。该智能家居系统的硬件主要包括ARM主控模块的选型、报警I/O电路设计、以太网接口电路设计、图像处理模块电路和“三表”的串行口电路组成。软件上主要包括uClinux在S3C4510上的移植、图像采集与压缩程序、以太网驱动及通讯程序、RS-485串行接口程序、GPRS网络通信程序和报警I/O接口程序。 该系统主要部分包括小区内住宅的安防监控,GPRS无线智能家电的远程控制和无线报警以及抄表的远程传送。利用当前较为成熟的GPRS技术和以太网实现对小区内用户进行集中安防监控与管理,同时给出了系统的功能和结构以及硬件原理框图和软件设计思路及主要程序。
上传时间: 2013-07-12
上传用户:haobin315
本文研究 CAN 总线在电梯串行通讯中的应用。论文对比RS-485 通讯方式,分析CAN 总线应用于电梯串行通讯中的优点,采用SJA1000 设计了CAN 总线通讯硬件,优化CAN总线的通信参数,提高
上传时间: 2013-06-08
上传用户:teddysha
为实现实时数据的远程采集与显示,设计了基于Modbus 协议和RS-485 总线为基础的智能数据采集模块,能够采集PT100 信号或4~20mA 的工业标准信号。其硬件系统主要由单片机、A/D 转换、
上传时间: 2013-06-12
上传用户:wqxstar