虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Quartus-II-13.1

  • QUARTUS II 10.0

    Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。

    标签: 数字通信 网络

    上传时间: 2013-08-01

    上传用户:eeworm

  • QUARTUS II 11.0

    Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。

    标签: part USB 协议

    上传时间: 2013-04-15

    上传用户:eeworm

  • QUARTUS II 12.0

    Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。

    标签: 数字通信

    上传时间: 2013-04-15

    上传用户:eeworm

  • QUARTUS II 14.0

    Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。

    标签: 实时控制 智能仪表 微机系统 通信技术

    上传时间: 2013-08-01

    上传用户:eeworm

  • QUARTUS II 9.0软件

    Quartus II 9.0软件

    标签: Altera FPGA CPLD

    上传时间: 2013-05-30

    上传用户:eeworm

  • QUARTUS II CRACK ALTERA 6.0~11.0

    Quartus II Crack Altera 6.0~11.0

    标签: maxplusii 10.21 软件

    上传时间: 2013-07-23

    上传用户:eeworm

  • ALTIUM.DESIGNER.13.1.2

    Altium.Designer.13.1.2

    标签: 电子 厂商商标

    上传时间: 2013-04-15

    上传用户:eeworm

  • quartus II 13.0 破解

    里面有说明,可以按照说明进行破解,具体软件请自行下载。

    标签: quartus 13.0 II 破解

    上传时间: 2018-01-08

    上传用户:asdfghjklqwer

  • quartus 13.0破解器

    quartus,13.1,破解,用于quartus,13.1,破解,quartus,13.1,破解

    标签: quartus 13.0 破解

    上传时间: 2019-07-22

    上传用户:sxliang_nwpu

  • 基于FPGA的高速FIR数字滤波器设计.rar

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字

    上传时间: 2013-05-24

    上传用户:qiaoyue