可以对输入时钟任意分频(整数或小数),带Quartus II 完整项目文件.
上传时间: 2016-11-20
上传用户:妄想演绎师
校准终测的基本原理 13.1.1校准 、终测的目的 现在生产的相同型号手机虽然使用都是相同器件,但这相同器件还是有的一定的偏差,由此组合的手机就必然存在着差异,但这差异是在一定的范围,超出了就视为手机不良。因此校准的目的就是将手机的这种差异调整在符合国标的范围,而终测是对于校准的检查,因为校准无法对手机的每个信道,每个功率级都进行调整,只能选择有代表性的(试验经验点)进行,所以校准通过的手机并不能肯定它是良品,只有通过终测检验合格的才算是,我们现在生产线上的校准终测测试程序都是将这两个部分合并(除了DA8和EMP平台)。
上传时间: 2014-12-08
上传用户:dengzb84
前 言 6 第1章 文件结构 11 1.1 版权和版本的声明 11 1.2 头文件的结构 12 1.3 定义文件的结构 13 1.4 头文件的作用 13 1.5 目录结构 14 第2章 程序的版式 15 2.1 空行 15 2.2 代码行 16 2.3 代码行内的空格 17 2.4 对齐 18 2.5 长行拆分 19 2.6 修饰符的位置 20 2.7 注释 20 2.8 类的版式 21 第3章 命名规则 23
上传时间: 2013-12-17
上传用户:jichenxi0730
文通过ALTERA公司的quartus II软件,用Verilog HDL语言完成多功能数字钟的设计。主要完成的功能为:计时功能,24小时制计时显示;通过七段数码管动态显示时间;校时设置功能,可分别设置时、分、秒;跑表的启动、停止 、保持显示和清除。
上传时间: 2013-12-09
上传用户:皇族传媒
QUARTUS II平台上的基于VHDL语言的电梯系统控制程序。
上传时间: 2014-01-16
上传用户:ecooo
altera官方网站上资料的示例代码Quartus II Software Design Series Foundation
标签: Foundation Software Quartus altera
上传时间: 2014-12-05
上传用户:小鹏
在QUARTUS II环境下开发的VHDL代码,实现刘德华的歌曲“月老”,本人亲自验证过。
上传时间: 2014-01-09
上传用户:kr770906
Verilog HDL 在QUARTUS II下的编译和仿真顺序
上传时间: 2014-01-14
上传用户:aix008
VHDL入门实验。256色VGA显示驱动 开发软件Quartus II 6.0 芯片EP2c8Q208
上传时间: 2017-03-05
上传用户:cxl274287265
FPGA设计用工具QUARTUS II的使用说明文档
上传时间: 2017-03-18
上传用户:杜莹12345