虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Libero SoC v11.5

  • GB-4943-2001-信息技术设备的安全-148页-5.1M.pdf

    专辑类-国标类相关专辑-313册-701M GB-4943-2001-信息技术设备的安全-148页-5.1M.pdf

    标签: 4943 2001 148 5.1

    上传时间: 2013-06-13

    上传用户:hj_18

  • GB-T4677.5-1984-印制板翘曲度测试方法.pdf

    专辑类-国标类相关专辑-313册-701M GB-T4677.5-1984-印制板翘曲度测试方法.pdf

    标签: 4677.5 GB-T 1984

    上传时间: 2013-04-24

    上传用户:ouyangtongze

  • GB-T-2828.1-2003-计数抽样检验程序-第一部分-81页-5.2M.pdf

    专辑类-国标类相关专辑-313册-701M GB-T-2828.1-2003-计数抽样检验程序-第一部分-81页-5.2M.pdf

    标签: 2828.1 GB-T 2003 5.2

    上传时间: 2013-04-24

    上传用户:damozhi

  • C#-设计模式-270页-5.4M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G C#-设计模式-270页-5.4M.pdf

    标签: 270 5.4 设计模式

    上传时间: 2013-07-15

    上传用户:xuan‘nian

  • ip地址管理与子网划分-5.3M-PDF.zip

    专辑类-网络及电脑相关专辑-114册-4.31G ip地址管理与子网划分-5.3M-PDF.zip

    标签: M-PDF 5.3 zip ip地址

    上传时间: 2013-07-21

    上传用户:bg6jsx

  • 电脑知识十万个为什么-v1.5注册版.zip

    专辑类-网络及电脑相关专辑-114册-4.31G 电脑知识十万个为什么-v1.5注册版.zip

    标签: 1.5 zip 电脑知识

    上传时间: 2013-04-24

    上传用户:jeffery

  • 基于IEC60870-5-103规约的35kV线路测控保护装置通信研究.rar

    继电保护装置是保证电力系统安全稳定运行的重要装置之一,近几年来,随着变电站综合自动化技术的发展及其在全国变电站的推广,研究和开发集保护、测量、控制和通讯于一体的微机测控保护装置已成为各国电力部门的普遍要求。 本文首先对研究丌发的35kV线路微机测控保护装置的软硬件做了简述,介绍了本装置所采用的保护算法,并给出了保护的流程图和逻辑框图。随后介绍了我国变电站自动化通信系统中正在应用的几种常用电力远动规约,详细介绍了目前使用比较广泛的继电保护通信规约IEC 60870-5-103,对规约的应用层功能、链路传输规则、103规约三层参考模型及通讯帧格式进行了详细的分析,并给出了103规约在35kV线路微机测控保护装置上的实现,上位机软件基于Visual C++6.0编程,采用SQLServer作为数据库服务器软件。 最后,本文对装置进行了专业测试,测试结果表明,本装置能实现基本的保护功能以及实现遥控、遥信、遥测等通信功能,与传统微机保护装置相对比本装置具有测量精度高、动作迅速可靠、可以进行远程通信等优点。

    标签: 60870 IEC 103

    上传时间: 2013-04-24

    上传用户:huyanju

  • 多媒体5.1功放全套方案.rar

    是用AT89C2051主控音量控制PT2258,数码管显示, 红外线遥控,2.1/5.1音源选择)包括全套原理图,源程序,HEX文件

    标签: 5.1 多媒体 方案

    上传时间: 2013-06-12

    上传用户:wl9454

  • IEC61340-5-1(chinese).zip

    静电防护相关的国际标准-IEC61340-5-1(chinese),中文版

    标签: chinese 61340 IEC zip

    上传时间: 2013-05-18

    上传用户:hanli8870

  • DDR2控制器IP的设计与FPGA实现.rar

    DDR2 SDRAM是目前内存市场上的主流内存。除了通用计算机系统外,大量的嵌入式系统也纷纷采用DDR2内存,越来越多的SoC系统芯片中会集成有DDR2接口模块。因此,设计一款匹配DDR2的内存控制器将会具有良好的应用前景。 论文在研究了DDR2的JEDEC标准的基础上,设计出DDR2控制器的整体架构,采用自项向下的设计方法和模块化的思想,将DDR2控制器划分为若干模块,并使用Verilog HDL语言完成DDR2控制器IP软核中初始化模块、配置模块、执行模块和数据通道模块的RTL级设计。根据在设计中遇到的问题,对DDR2控制器的整体架构进行改进与完善。在分析了Altera数字PHY的基本性能的基础上,设计DDR2控制器与数字PHY的接口模块。搭建DDR2控制器IP软核的仿真验证平台,针对设计的具体功能进行仿真验证,并实现在Altera Stratix II GX90开发板上对DDR2存储芯片基本读/写操作控制的FPGA功能演示。 论文设计的DDR2控制器的主要特点是: 1.支持数字PHY电路,不需要实际的硬件电路就完成DDR2控制器与DDR2存储芯片之间的物理层接口,节约了设计成本,缩小了硬件电路的体积。 2.将配置口从初始化模块中分离出来,简化了具体操作。 3.支持多个DDR2存储芯片,使得DDR2控制器的应用范围更为广阔。 4.支持DDR2的三项新技术,充分发挥DDR2内存的特性。 5.自动DDR2刷新控制,方便用户对DDR2内存的控制。

    标签: DDR2 FPGA 控制器

    上传时间: 2013-06-10

    上传用户:ynzfm