虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

DSP选型

  • 基于DSP和IRMCK201的双CPU交流位置伺服系统.pdf

    由于永磁伺服电机具有转子转动惯量 小,响应速度快,效率高,功率密度高,电机体积小,消除电刷而减少噪音和维护等其他电机难以比拟的优点,在高性能位置伺服领域,尤其为伺服电机组成的伺服系统应用越来越广泛。 永磁无刷电机有两种形式:方波式和正弦波式。本文主要研究以pmsm 为伺服电机的伺服系统 目前实现永磁同步电动机的控制主要采用dsp、dsp+fpga和dsp+asic三种途径。而前两种方式实现位置控制编程量较大,美国国际整流器公司针对高性能交流伺服驱动要求,基于fpga技术开发出了完整的闭环电流控制和速度控制的伺服系统单片解决方案—irmck201。本文就是基于这种数字运动控制芯片,设计了dsp和irmck201的交流伺服控制系统。该系统具有性能优越,结构简单,编程任务小,开发周期短等优点,对其他交流位置伺服控制系统也具有很好的推广意义。

    标签: IRMCK DSP 201 CPU

    上传时间: 2013-06-07

    上传用户:zgu489

  • 基于ARM和DSP的发电机绝缘过热监测装置的设计与实现

    发电机是电力系统的关键设备,如何有效监测发电机的工作状态一直是电力部门研究的重要课题之一。发电机可以正常工作,其中绝缘体部分起着不可或缺的作用,以前的发电机绝缘体监测系统都存在着一些不足,比如精度低,适用范围窄等。基于此原因,本文介绍了FJR装置,它可以用来监测发电机绝缘体是否出现过热或老化的情况,为发电机的安全运行提供了保障。该装置具有很高的灵敏度,可适合于空冷、水冷等不同发电机。整个检测系统分为气路和电路两部分,气路部分负责将发电机绝缘体的状况转化成电流信号,而电路部分负责对这些电流信号进行处理。文中将FJR系统的气路部分等效为一个黑盒子,而重点介绍其电路部分。电路部分主要的功能是采集从气路传送过来的两路电流信号,并进行计算和分析,决定是否报警,同时将采集到的数据和分析的结果定性地显示给工作人员。 本文第一章介绍了课题的研究背景,并在此基础上提出了课题的必要性和研究方向;第二章从整体入手,对监测系统的功能进行了分析,明确了要实现的功能和目标,并提出了使用ARM做上位机,负责系统控制和界面显示,DSP做下位机负责信号的采集和计算;后面几章则分别介绍了系统的各个模块;第三章主要介绍嵌入式系统及其软件开发,包括系统的设计以及各个功能的实现,比如串口通信、CF卡存储等等,从本章中可以了解到系统的界面显示内容和键盘操作步骤;第四章介绍了负责信号采集和计算的DSP系统,并且详细介绍了实现各项功能时所用到的外部设备,包括RTC时钟,AD采样芯片等;本章接下来阐述了DSP和ARM两个模块如何通过双口RAM实现通信以及通信帧的格式;第五章介绍了系统中的一些硬件电路,包括模拟放大器等,使得读者可以更全面地了解本系统,同时在本章作者还总结了一些电路板设计的心得和体会。论文最后一章对本文所做的工作进行了总结,指出了需要改进之处,也指明了以后进一步研究的任务和方向。

    标签: ARM DSP 发电机 绝缘

    上传时间: 2013-04-24

    上传用户:Pzj

  • 基于ARM和DSP的红外热像下渣检测系统研究与设计

    在钢铁制造工业中,高温熔化状态钢水中的钢渣检测问题是一直以来未能很好解决的难题,钢渣是钢铁冶炼过程中的副产品,钢渣本身会直接降低铸坯质量进而影响生产出的钢材质量,另外钢渣也会破坏钢铁连铸生产连续性给钢厂效益带来负面效应。因此连铸过程中钢渣检测是一个具有较大生产实际意义的研究课题。 本文以钢包到中间包敞开式浇注过程中,保护浇注后期移除长水口后浇注过程中的钢水下渣检测为研究对象。在调研了国内外下渣检测技术与下渣检测设备的应用情况后,提出了一套将嵌入式技术与红外热像检测技术相结合的钢水下渣检测系统的解决方案,并搭建了系统的原型:硬件系统平台以红外热像探测器为系统的传感器,以ARM7嵌入式微处理器与DSP数字信号处理器为系统运算处理核心;软件系统平台包含基于在ARM7上移植的μC/OS-Ⅱ嵌入式操作系统构建的嵌入式应用程序,以及基于DSP各类支持库的嵌入式应用程序。该下渣检测系统设计方案具有非接触式检测、低成本、系统自成一体、直观显示钢水注液状态、量化钢渣含量等特点,能够协助现场工作人员检测和判断下渣,有效减少连铸过程中钢包到中间包的下渣量。 本文首先,介绍了课题研究的背景,明确了研究对象,分析了连铸过程中的钢水下渣问题,调研了现有的连铸过程中钢包到中间包的钢水下

    标签: ARM DSP 红外热像 检测

    上传时间: 2013-05-25

    上传用户:断点PPpp

  • 基于ARM和DSP的数控系统研究

    机械手是自动装配生产线上必不可少的设备,它可以模拟人手臂的部分动作,按预定的程序、轨迹和要求,实现抓取、搬运和装配等工作。在减轻人的劳动强度和提高装配质量和在恶劣环境下作业等方面,起到了积极的作用。嵌入式系统是近年来发展起来的以应用为中心并且软硬件可裁剪的实时系统,它的特点是高度自动化,响应速度快等,非常适合于要求实时的和多任务的场合。 本文分析了机械手控制系统的功能要求,研究设计了一种基于ARM和DSP的机械手数控系统的方案。嵌入式ARM处理器,具有运行速度快、功耗低、程序设计灵活、外围硬件资源丰富等优点,但其很难在处理大数据量、复杂算法时保证系统的灵活性和实时性。DSP作为数字信号处理的核心器件,能够实时快速的完成控制算法运算,由于DSP普通输入输出口的高低电平变化周期最快只能到1微秒左右,不适合高速输入输出;FPGA芯片高速输入输出数据,时间可缩短至几十纳秒。另外利用FPGA可以方便的实现各种接口的逻辑时序,丰富的接口使得该系统能够方便的进行移植,扩展了该系统的应用领域,从而提升了其性价比,通过ARM处理器和DSP以及FPGA技术的有机结合,发挥各自的优势,使系统具有程序设计灵活、以太网通信、大容量存储、高速数据输出、可移植等特点,既满足高速机械手自动控制的要求,同时又具有一定的通用性。 通过本课题实践表明,基于ARM和DSP构建嵌入式数控系统的应用方案全可行、合理,同传统的人机交互系统设计相比,能大量地减轻研发任务,提高发速度,能够在短时间内得到控制性能优秀的数控系统。

    标签: ARM DSP 数控 系统研究

    上传时间: 2013-06-11

    上传用户:康郎

  • 基于ARM和DSP的铁路信号测试仪设计(DSP部分)

    UM71系列(包括ZPW-2000A)无绝缘轨道电路已成为我国铁路的主流制式,轨道电路的正常工作对行车安全意义重大。轨道信号失真或者受到噪声污染有可能导致铁路信号设备错误动作进而发生行车事故。通过对铁路信号做出监测以及判断,可以帮助信号设备维护人员对故障设备进行及时修复从而避免事故发生。 本文设计了一种基于ARM/DSP双核结构的铁路信号测试仪,用以帮助设备维护人员及时检修故障设备。其中,DSP芯片选用TI公司的32位浮点处理器TMS320VC33作为信号分析与处理的核心,实现信号的解调、频谱分析和细化处理等功能。本测试仪作为一种实时的信号检测设备,充分利用了浮点DSP芯片高效灵活以及系统可裁减的特性,因而更适合于现场环境的应用。本测试仪主要针对目前使用较为广泛的UM71、ZPW-2000A系统以及站内25Hz相敏轨道电路,实现对移频信号的数字解调、区间载波频率检测、信号幅度检测、站内轨道信号的相位角及其幅度检测等功能。 本文着重分析了频谱细化技术中的ZFFT算法在实时信号分析中的应用,采用ZFFT算法可以在保证运算效率的同时提高频谱的分辨率。在此基础上,本文就这种算法提出了若干改进措施并且通过MATLAB对该算法及其改进措施进行了软件仿真。同时本文完成了基于这种算法的DSP软件设计:为了提高系统实时性,DSP算法均采用汇编语言实现。理论分析和实验表明调制频率的分辨率可以达到0.03Hz,满足实际应用要求。此外,本文设计了测试仪的硬件结构,主要是VC33的外围器件及其与双口RAMCY7C028的接口电路,以及基于这个接口电路的通信规程。

    标签: DSP ARM 铁路信号 试仪设计

    上传时间: 2013-06-29

    上传用户:qazwsxedc

  • DSP外部电路经典设计

    DSP外部电路经典设计,了解DSP,及外围电路的设计。

    标签: DSP 电路

    上传时间: 2013-07-02

    上传用户:pompey

  • 基于ARM和嵌入式Linux的网络视频监控系统的设计与研究

    随着社会的发展,网络视频监控系统已经成为日常生产生活中的重要辅助设备,应用十分广泛。当前视频监控系统正逐步由模拟化走向数字化,随着视频压缩技术和网络技术的发展,开发新一代的基于计算机网络和多媒体MPEG-4压缩算法的视频监控系统已成为整个行业技术发展的主要方向之一。人们有时会采用DSP与MPEG-4算法结合的方案来实现,也有的部门采用了片上系统(SOC),但这些不但编程极度复杂,而且成本也过高。本文提出并研究设计了一种基于ARM微处理器S3C2410、MPEG-4专用压缩芯片MPG440、以嵌入式Linux为操作系统的视频监控系统方案,不仅开发便捷、成本低廉,而且实时性较好,适应范围广。 首先,采用软硬件协同设计的思想提出了系统的总体设计方案,系统的整体架构分为摄像头、云台控制器、网络视频服务器以及客户端PC机等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太网接口芯片为硬件核心,对整个系统进行了模块化的硬件电路的设计。根据S3C2410的特点及系统整体需求,完成了电源复位模块、晶振模块、存储器接口模块、视频数据处理模块、以太网接口模块、云台控制模块等的硬件选型与电路连接。其中,在云台控制模块等的电路设计中充分体现了优化设计的技巧,并重点对网络接口部分和视频数据处理部分进行了详细的硬件设计与说明。阐述了整个系统的工作流程。 第三,从应用需求出发,选择嵌入式Linux操作系统作为本系统的软件平台,搭建了交叉式的开发环境,对bootloader进行了选择,并给出了加载步骤。完成了对嵌入式Linux内核的选择及移植。 第四,采用基于任务的设计方法对服务器端的软件进行了总体设计,主要包括共用程序库、config配置文件、日志文件以及多个任务等。并对运行于客户端的软件设计进行了简要说明。 第五,由于数字视频传输的实时性能和通过网络传输以后客户端接收的视频图像质量在本系统中至关重要,所以本文对传输信道和网络协议进行了优化选择,并详细阐述了IP组播技术、流媒体传输协议等在图像传输过程中的具体应用。

    标签: Linux ARM 嵌入式 网络视频

    上传时间: 2013-04-24

    上传用户:sc965382896

  • 基于DSP和FPGA运动控制器的设计与研究

    本文对基于DSP和FPGA运动控制器的设计进行了研究。主要内容如下: (1)深入研究国内外运动控制技术的发展现状和前景。 (2)规划运动控制器的硬件和软件整体研发方案。 (3)对运动控制器的各个功能模块进行硬件设计。 (4)对运动控制算法和数字滤波算法进行设计,编写控制软件。 (5)对运动控制系统的性能进行分析和访真,调节控制器参数,使运动控制系统具有较好的静态特性和动态特性。 (6)构建实验系统,编写人机界面软件,验证运动控制器的性能。

    标签: FPGA DSP 运动控制器

    上传时间: 2013-06-13

    上传用户:haobin315

  • 基于FPGA和DSP技术的二次雷达应答处理器

    该论文介绍二次雷达的基本概念、发展历史、工作流程和运作机理以及单脉冲二次雷达的系统原理,并且对传统的单脉冲二次雷达应答信号处理器的硬件结构进行改进,提出一种全新的应答处理器硬件结构,即FPGA+DSP的混合结构.这种硬件结构的特点是结构灵活,有较强的通用性.该论文围绕FPGA+DSP这种数字信号处理的硬件结构,阐述了它在单脉冲二次雷达应答数字信号处理器中的应用,使用VHDL语言设计FPGA程序,并且给出主要模块的仿真结果.FPGA主要完成距离计数、方位计数、脉冲分解、产生应答数据送给DSP、与PC104交换报表等功能.长时间的成功试验表明,基于FPGA和DSP技术的二次雷达应答信号处理器在3毫秒内可以同时处理四个重叠应答,计算所接收的每一个脉冲的到达方向,得到真实脉冲并且给出脉冲置信度.系统达到了预期的目的.该课题的另外一个重要意义是对传统的二次监视雷达应答信号处理器进行了改进,使单脉冲二次雷达系统的应答处理能力在可靠性、稳定性和系统精度三个方面有质的飞跃.

    标签: FPGA DSP 二次雷达 处理器

    上传时间: 2013-04-24

    上传用户:gokk

  • 加密卡的研制与加密算法的FPGA实现

    随着安全通信数据速率的提高,关键数据加密算法的软件实施成为重要的系统瓶颈.基于FPGA的高度优化的可编程的硬件安全性解决方案提供了并行处理能力,并且可以达到所要求的加密处理性能(每秒的SSL或RSA运算次数)基准.网络的迅速发展,对安全性的需要变得越来越重要.然而,尽管网络技术进步很快,安全性问题仍然相对落后.由于FPGA所提供的设计优势,特别是新的高速版本,网络系统设计人员可以在这些网络设备中经济地实现安全性支持.FPGA是实现设计灵活性和功能升级的关键,对于容错、IPSec协议和系统接口问题而言这两点非常重要.而且,FPGA还为网络系统设计人员提供了适应不同安全处理功能以及随着安全技术的发展方便地增加对新技术支持的能力.标准加密/解决以及认证算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被广泛用于全球网络安全系统中.本文介绍了基于PCI总线的加密卡的研制,硬件板卡的结构,着重论述了加密卡上加密模块的实现,即用FPGA实现3DES及IDEA、MD5算法的过程,加密卡的工作原理,加密卡中多种密码算法的配置原理,最后对3DES算法及IDEA、MD5算法的实现进行仿真,并绘制了板卡的原理图,对PCI接口原理进行了阐述.在论文中,首先阐述了数据加密原理.介绍了数据加密的算法和数据加密的技术发展趋势,并重点说明了3DES的算法.由于加密卡的生存空间在于其高速的加密性能与便捷的使用方式,所以,我们的加密卡采用的是基于PCI插槽的结构,遵从的是PCI2.2规范,理解并掌握PCI总线的规范是了解整个系统的重要一环,本文讲述了PCI总线的特点和性能,以及总线的信号.由于遵从高速性的要求,我们在硬件选型的时候,选用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能强,速度也非常快,但目前价格仍然太高,不适合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能适中,价格低廉,产品成熟等特点,是较好的选择.FPGA选用的XILINX公司的XC2V3000,在随后的文章中,我们将会对这些器件特性做相应说明.并由此得出电路原理图的绘制.文章的重点之一在于3DES算法及IDEA、MD5算法的FPGA实现,以Xilinx公司VIRTEXII结构的VXC2V3000为例,阐述用FPGA高速实现3DES算法及IDEA、MD5算法的设计要点及关键部分的设计.

    标签: FPGA 加密卡 加密算法

    上传时间: 2013-04-24

    上传用户:qazwsc