虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

2.10

  • 硬件工程师手册

    目 录 第一章 概述 3 第一节 硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章 硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2.2 硬件开发流程详解 6 第二节 硬件开发文档规范 9 §2.2.1 硬件开发文档规范文件介绍 9 §2.2.2 硬件开发文档编制规范详解 10 第三节 与硬件开发相关的流程文件介绍 11 §3.3.1 项目立项流程: 11 §3.3.2 项目实施管理流程: 12 §3.3.3 软件开发流程: 12 §3.3.4 系统测试工作流程: 12 §3.3.5 中试接口流程 12 §3.3.6 内部验收流程 13 第三章 硬件EMC设计规范 13 第一节 CAD辅助设计 14 第二节 可编程器件的使用 19 §3.2.1 FPGA产品性能和技术参数 19 §3.2.2 FPGA的开发工具的使用: 22 §3.2.3 EPLD产品性能和技术参数 23 §3.2.4 MAX + PLUS II开发工具 26 §3.2.5 VHDL语音 33 第三节 常用的接口及总线设计 42 §3.3.1 接口标准: 42 §3.3.2 串口设计: 43 §3.3.3 并口设计及总线设计: 44 §3.3.4 RS-232接口总线 44 §3.3.5 RS-422和RS-423标准接口联接方法 45 §3.3.6 RS-485标准接口与联接方法 45 §3.3.7 20mA电流环路串行接口与联接方法 47 第四节 单板硬件设计指南 48 §3.4.1 电源滤波: 48 §3.4.2 带电插拔座: 48 §3.4.3 上下拉电阻: 49 §3.4.4 ID的标准电路 49 §3.4.5 高速时钟线设计 50 §3.4.6 接口驱动及支持芯片 51 §3.4.7 复位电路 51 §3.4.8 Watchdog电路 52 §3.4.9 单板调试端口设计及常用仪器 53 第五节 逻辑电平设计与转换 54 §3.5.1 TTL、ECL、PECL、CMOS标准 54 §3.5.2 TTL、ECL、MOS互连与电平转换 66 第六节 母板设计指南 67 §3.6.1 公司常用母板简介 67 §3.6.2 高速传线理论与设计 70 §3.6.3 总线阻抗匹配、总线驱动与端接 76 §3.6.4 布线策略与电磁干扰 79 第七节 单板软件开发 81 §3.7.1 常用CPU介绍 81 §3.7.2 开发环境 82 §3.7.3 单板软件调试 82 §3.7.4 编程规范 82 第八节 硬件整体设计 88 §3.8.1 接地设计 88 §3.8.2 电源设计 91 第九节 时钟、同步与时钟分配 95 §3.9.1 时钟信号的作用 95 §3.9.2 时钟原理、性能指标、测试 102 第十节 DSP技术 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特点与应用 109 §3.10.3 TMS320 C54X DSP硬件结构 110 §3.10.4 TMS320C54X的软件编程 114 第四章 常用通信协议及标准 120 第一节 国际标准化组织 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二节 硬件开发常用通信标准 122 §4.2.1 ISO开放系统互联模型 122 §4.2.2 CCITT G系列建议 123 §4.2.3 I系列标准 125 §4.2.4 V系列标准 125 §4.2.5 TIA/EIA 系列接口标准 128 §4.2.5 CCITT X系列建议 130 参考文献 132 第五章 物料选型与申购 132 第一节 物料选型的基本原则 132 第二节 IC的选型 134 第三节 阻容器件的选型 137 第四节 光器件的选用 141 第五节 物料申购流程 144 第六节 接触供应商须知 145 第七节 MRPII及BOM基础和使用 146

    标签: 硬件工程师

    上传时间: 2013-05-28

    上传用户:pscsmon

  • 2.4tft彩屏教程

    2.4tft彩屏教程2.4tft彩屏教程2.4tft彩屏教程2.4tft彩屏教程2.4tft彩屏教程2.4tft彩屏教程

    标签: 2.4 tft 彩屏 教程

    上传时间: 2013-06-05

    上传用户:1047385479

  • LabVIEW8.2程序设计入门到精通(上)

    labview教程 LabVIEW8.2程序设计入门到精通(上)

    标签: LabVIEW 8.2 程序设计

    上传时间: 2013-07-05

    上传用户:playboys0

  • LabVIEW8.2程序设计入门到精通(下)

    labview教程 LabVIEW8.2程序设计入门到精通(下)

    标签: LabVIEW 8.2 程序设计

    上传时间: 2013-05-21

    上传用户:66wji

  • Cadence Allegro SPB 16.3下载加破解方法和破解程序

    之前的内容有点问题,2013.6.26重新修改了一下,软件1.74GB,另有破解程序,licence,教程包,4.9MB 下面破解步骤,参考一下: Cadence SPB 16.3的破解, 安装步骤: 1.关闭杀毒软件啊 2.运动setup.exe然后点击“License Manager”,安装过程中询问license file时,选择取消。结束安装。 3.拷贝 cdslmd.exe到\"C:\\Cadence\\LicenseManager\\\"(安装目录),替代原文件。 4.复制license163.lic到安装目录 5.打开license163.lic,编辑第1行,将this_host修改为电脑名称(电脑名称不能为中文及注意英文大小写) 6.运行LicenseServerConfiguration.exe 7.选取license163.lic 8.端口填写5280(此步一般不需要做) 9.编辑window主计算机名,检查hostname是否正确。可使用LMTOOLS查看(此步一般不需要做) 10.安装Cadence SPB/orCAD 选取默认值 11.拷贝orcad_163.exe到C:\\Cadence\\安装目录, 12.运行orcad_163.exe破解补丁 13.OK

    标签: Cadence Allegro 16.3 SPB

    上传时间: 2013-07-23

    上传用户:

  • Cadence Allegro 16.6破解Crack+高速下载+教程 Win7下可用

    最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,经实际测试,顺利运行,请仔细阅读安装说明。 后面附有高速百度网盘下载链接,压缩包中包括破解文件及安装说明,下面 Cadence16.6的版本个人感觉值得更新,有很多更新真心很实用很强大,但最重要的Display net names的功能的加入实在是感激涕零啊,因为当初从AD转到Cadence16.3时最不习惯的就是PCB上木有NET显示啊... 小弟win7安装时破解方法如下: 具体的步骤: 1、安装licensemanager,问license时,单击cancel,然后finish. 2、接下来安装cadence的product,即第二项,直到结束. 3、在任务管理器中确认一下是否有这两个进程,有就结束掉,即cdsNameServer.exe和cdsMsgServer.exe,没有就算了.(电脑开机没运行过Cadence软件就不用执行这一步). 5、把破解文件夹crack中LicenseManager文件夹下的pubkey、pubkey.exe和lLicenseManagerPubkey.bat放到Cadence\\LicenseManager目录下并运行lLicenseManagerPubkey.bat (如果是WIN764位操作系统请把cdslmd.exe文件复制到Cadence\\LicenseManager目录下覆盖原文件。其他操作系统不用,直接下一步) 6、把破解文件夹crack里crack\\SPB_16.6\\tools的pubkey、pubkey.exe和Tools.bat放到Cadence\\SPB_16.6\\tools目录下并运行Tools.bat (注意看一下DOS窗口会不会一闪而过,如果运行差不多一分钟就说明破解成功) 7、打开破解文件夹crack里LicGen文件夹,然后双击licgen.bat生成新的license.lic,习惯上把这license文件拷到桌面上放着. 8.在电脑开始菜单中的程序里找到cadence文件夹,点开再点开License Manager,运行License servers configuration Unilily,弹出的对话框中点browes...指向第7步拷贝到桌面上的license.lic,打开 它(open)再点下一步(next),将Host Name项中主机名改成你的电脑系统里的主机名(完整的计算机名称),然后点下一步按界面提示直到完成第7步. 9.在电脑开始菜单中的程序里找到cadence文件夹(windows7下),点开再点开,运行License client configuration Unility,填入5280@(你的主机名),点下一步(next),最后点finish,完成这第8步. 10.在电脑开始菜单中的程序里找到cadence文件夹(windows7下),点开再点开,运行Lm Tools,点Config Services项,Path to the license file项中,点Browes指向c:\\cadence\\License Manager\\license.dat(如果看不见icense.dat,请在类型中下拉选择DAT类型),打开它 (open)再点Save Service.然后启动一下服务。到此,破解完成. 11、如果以上步骤都完成了,打开软件提示找不到证书,请打开环境变量,用户变量中看看 CDS_LIC_FILE 变量值是否为 5280@(你的主机名),如果没 CDS_LIC_FILE变量名,请添加一个变量。变量名为CDS_LIC_FILE 变量值为 5280@(你的主机名) 12. 64位操作系统,软件破解完请把cdslmd.exe文件复制到Cadence\\LicenseManager目录下覆盖原文件。 附我用的破解文件,希望给win7安装不成功的有点帮助

    标签: Cadence Allegro Crack 16.6

    上传时间: 2013-07-23

    上传用户:

  • 利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2

    利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。

    标签: QuartusII FPGA DDS 7.2

    上传时间: 2013-08-10

    上传用户:zhuyibin

  • dxp2004教程-附安装方法

    附件有二个文当,都是dxp2004教程 ,第一部份DXP2004的相关快捷键,以及中英文对照的意思。第二部份细致的讲解的如何使用DXP2004。 dxp2004教程第一部份: 目录 1 快捷键 2 常用元件及封装 7 创建自己的集成库 12 板层介绍 14 过孔 15 生成BOM清单 16 顶层原理图: 16 生成PCB 17 包地 18 电路板设计规则 18 PCB设计注意事项 20 画板心得 22 DRC 规则英文对照 22 一、Error Reporting 中英文对照 22 A : Violations Associated with Buses 有关总线电气错误的各类型(共 12 项) 22 B :Violations Associated Components 有关元件符号电气错误(共 20 项) 22 C : violations associated with document 相关的文档电气错误(共 10 项) 23 D : violations associated with nets 有关网络电气错误(共 19 项) 23 E : Violations associated with others 有关原理图的各种类型的错误 (3 项 ) 24 二、 Comparator 规则比较 24 A : Differences associated with components 原理图和 PCB 上有关的不同 ( 共 16 项 ) 24 B : Differences associated with nets 原理图和 PCB 上有关网络不同(共 6 项) 25 C : Differences associated with parameters 原理图和 PCB 上有关的参数不同(共 3 项) 25 Violations  Associated withBuses栏 —总线电气错误类型 25 Violations Associated with Components栏 ——元件电气错误类型 26 Violations Associated  with documents栏 —文档电气连接错误类型 27 Violations Associated with Nets栏 ——网络电气连接错误类型 27 Violations Associated with Parameters栏 ——参数错误类型 28 dxp2004教程第二部份 路设计自动化( Electronic Design Automation ) EDA 指的就是将电路设计中各种工作交由计算机来协助完成。如电路图( Schematic )的绘制,印刷电路板( PCB )文件的制作执行电路仿真( Simulation )等设计工作。随着电子工业的发展,大规模、超大规模集成电路的使用是电路板走线愈加精密和复杂。电子线路 CAD 软件产生了, Protel 是突出的代表,它操作简单、易学易用、功能强大。 1.1 Protel 的产生及发展 1985 年 诞生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 这个 32 位产品是第一个包含 5 个核心模块的 EDA 工具 1999 年 Protel99 既有原理图的逻辑功能验证的混合信号仿真,又有了 PCB 信号完整性 分析的板级仿真,构成从电路设计到真实板分析的完整体系。 2000 年 Protel99se 性能进一步提高,可以对设计过程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更强大。 1.2 Protel DXP 主要特点 1 、通过设计档包的方式,将原理图编辑、电路仿真、 PCB 设计及打印这些功能有机地结合在一起,提供了一个集成开发环境。 2 、提供了混合电路仿真功能,为设计实验原理图电路中某些功能模块的正确与否提供了方便。 3 、提供了丰富的原理图组件库和 PCB 封装库,并且为设计新的器件提供了封装向导程序,简化了封装设计过程。 4 、提供了层次原理图设计方法,支持“自上向下”的设计思想,使大型电路设计的工作组开发方式成为可能。 5 、提供了强大的查错功能。原理图中的 ERC (电气法则检查)工具和 PCB 的 DRC (设计规则检查)工具能帮助设计者更快地查出和改正错误。 6 、全面兼容 Protel 系列以前版本的设计文件,并提供了 OrCAD 格式文件的转换功能。 7 、提供了全新的 FPGA 设计的功能,这好似以前的版本所没有提供的功能。

    标签: 2004 dxp 教程 安装方法

    上传时间: 2013-10-22

    上传用户:qingzhuhu

  • Allegro SPB V15.2 版新增功能

    15.2 已經加入了有關貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay栏. 

    标签: Allegro 15.2 SPB

    上传时间: 2013-10-08

    上传用户:王庆才

  • Allegro16.2中文教程

    Allegro16.2中文教程

    标签: Allegro 16.2 教程

    上传时间: 2013-10-12

    上传用户:yuchunhai1990