虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速脉冲技术

  • 数字与模拟电路设计技巧

    数字与模拟电路设计技巧IC与LSI的功能大幅提升使得高压电路与电力电路除外,几乎所有的电路都是由半导体组件所构成,虽然半导体组件高速、高频化时会有EMI的困扰,不过为了充分发挥半导体组件应有的性能,电路板设计与封装技术仍具有决定性的影响。 模拟与数字技术的融合由于IC与LSI半导体本身的高速化,同时为了使机器达到正常动作的目的,因此技术上的跨越竞争越来越激烈。虽然构成系统的电路未必有clock设计,但是毫无疑问的是系统的可靠度是建立在电子组件的选用、封装技术、电路设计与成本,以及如何防止噪讯的产生与噪讯外漏等综合考虑。机器小型化、高速化、多功能化使得低频/高频、大功率信号/小功率信号、高输出阻抗/低输出阻抗、大电流/小电流、模拟/数字电路,经常出现在同一个高封装密度电路板,设计者身处如此的环境必需面对前所未有的设计思维挑战,例如高稳定性电路与吵杂(noisy)性电路为邻时,如果未将噪讯入侵高稳定性电路的对策视为设计重点,事后反复的设计变更往往成为无解的梦魇。模拟电路与高速数字电路混合设计也是如此,假设微小模拟信号增幅后再将full scale 5V的模拟信号,利用10bit A/D转换器转换成数字信号,由于分割幅宽祇有4.9mV,因此要正确读取该电压level并非易事,结果造成10bit以上的A/D转换器面临无法顺利运作的窘境。另一典型实例是使用示波器量测某数字电路基板两点相隔10cm的ground电位,理论上ground电位应该是零,然而实际上却可观测到4.9mV数倍甚至数十倍的脉冲噪讯(pulse noise),如果该电位差是由模拟与数字混合电路的grand所造成的话,要测得4.9 mV的信号根本是不可能的事情,也就是说为了使模拟与数字混合电路顺利动作,必需在封装与电路设计有相对的对策,尤其是数字电路switching时,ground vance noise不会入侵analogue ground的防护对策,同时还需充分检讨各电路产生的电流回路(route)与电流大小,依此结果排除各种可能的干扰因素。以上介绍的实例都是设计模拟与数字混合电路时经常遇到的瓶颈,如果是设计12bit以上A/D转换器时,它的困难度会更加复杂。

    标签: 数字 模拟电路 设计技巧

    上传时间: 2014-02-12

    上传用户:wenyuoo

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml

  • 基于FPGA的高速串行传输接口研究与实现

    摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。关键词: FPGA;高速串行传输; RocketIO; GTP 在数字系统互连设计中,高速串行I/O技术取代传统的并行I/O技术成为当前发展的趋势。与传统并行I/O技术相比,串行方案提供了更大的带宽、更远的距离、更低的成本和更高的扩展能力,克服了并行I/O设计存在的缺陷。在实际设计应用中,采用现场可编程门阵列( FPGA)实现高速串行接口是一种性价比较高的技术途径。

    标签: FPGA 高速串行 传输接口

    上传时间: 2013-10-22

    上传用户:semi1981

  • 高速PCB设计指南

    高速PCB设计指南之(一~八 )目录      2001/11/21  一、1、PCB布线2、PCB布局3、高速PCB设计 二、1、高密度(HD)电路设计2、抗干扰技术3、PCB的可靠性设计4、电磁兼容性和PCB设计约束 三、1、改进电路设计规程提高可测性2、混合信号PCB的分区设计3、蛇形走线的作用4、确保信号完整性的电路板设计准则 四、1、印制电路板的可靠性设计 五、1、DSP系统的降噪技术2、POWERPCB在PCB设计中的应用技术3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、1、混合信号电路板的设计准则2、分区设计3、RF产品设计过程中降低信号耦合的PCB布线技巧 七、1、PCB的基本概念2、避免混合讯号系统的设计陷阱3、信号隔离技术4、高速数字系统的串音控制 八、1、掌握IC封装的特性以达到最佳EMI抑制性能2、实现PCB高效自动布线的设计技巧和要点3、布局布线技术的发展 注:以上内容均来自网上资料,不是很系统,但是对有些问题的分析还比较具体。由于是文档格式,所以缺图和表格。另外,可能有小部分内容重复。

    标签: PCB 设计指南

    上传时间: 2013-10-09

    上传用户:songrui

  • PCB电磁辐射预实验技术研究

    随着现代电子科技的发展, 大规模集成电路迅速普及,芯片逐渐向高速化和集成化方向发展, 其体积越来越小,频率越来越高,电磁辐射随其频率的升高成平方倍增长,使得各种电子设备系统内外的电磁环境愈加复杂,对PCB 设计中的电磁兼容技术要求更高。PCB 电磁兼容设计是否合理直接影响设备的技术指标,影响整个设备的抗干扰性能,直接关系到整个系统的可靠性和稳定性。

    标签: PCB 电磁辐射 实验 技术研究

    上传时间: 2013-10-21

    上传用户:透明的心情

  • 基于ATmega16单片机步进电机控制技术的探讨

    [摘要]步进电机(脉冲电动机)作为执行元件,是机电一体化的关键产品之一,广泛应用在各种自动化控制系统中。随着数字技术的发展,它在数控机床、轧钢机和军事工业等部门得到了广泛的应用。本文对步进电机的驱动控制进行了探讨,并对步进电机控制的不同技术方案进行了分析、比较和讨论。采用ATmegal6控制步进电机,步进电机的速度大小与ATmegal6产生的PWM波的频率成线性正比关系。由单片机计算加减速阶段的频率值比较复杂,而且所需周期较长,因此将频率值储存在数组或表中。  

    标签: ATmega 16 单片机 步进电机

    上传时间: 2015-01-02

    上传用户:asasasas

  • 纳米技术测量手册-纳米科学应用的电性测量指南

      吉时利纳米技术测量手册:纳米科学的应用中的电子测量指南在纳米材料和器件的精确的低直流电和脉冲测量上提供了实际的帮助。它既可以作为参考也可以帮助理解实验室中观察到的低电流现象,同时提供了在低电流、高阻值、低电压和低阻值测量中理论和应用考虑的概括。

    标签: 测量 纳米技术 纳米

    上传时间: 2013-10-12

    上传用户:libenshu01

  • JPEG2000中二维小波变换的高速VLSI设计与实现

    提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点.

    标签: JPEG 2000 VLSI 二维小波变换

    上传时间: 2015-01-03

    上传用户:yangbo69

  • USB接口工业控制板

    400Ksps 光电隔离 12 位32 通道AD 16 通道高速同步数字输入 16 通道数字输出 2通道12位DA输出 5 通道脉冲输入 工业控制型USB接口板RBH8273使用说明书 这是一款适合于工业现场的USB采集控制板。 本的模拟量输入、模拟量输出、开关量输入、开关量输出、脉冲量输入全部采用光电隔离技术,全面保护系统的安全性与可靠性,为该板在工业现场应用提供了条件,解决了USB总线在工业控制现场中的抗干扰问题。

    标签: USB 接口 工业 控制板

    上传时间: 2013-12-15

    上传用户:gai928943

  • 基于PCI Express总线高速数据采集卡的设计与实现

    本文介绍一种基于PCI Express 总线的高速数据采集卡的设计方案及功能实现。给出系统的基本结构及单元组成,重点阐述系统硬件设计的关键技术和本地总线的控制逻辑,详细探讨了基于DriverWorks 的设备驱动程序的开发以及上层应用软件的设计。该系统通过实践验证,可用于卫星下行高速数据的接收并可适用于其他高速数据采集与处理系统。关键词:PCI Express 总线 PCIE PEX8311 DMA 板卡驱动 随着空间科学和空间电子学技术的飞速发展,空间科学实验的种类和数量以及科学实验所产生的数据量不断增加。为了使地面接收处理系统能够实时处理和显示科学图像数据,必须要设计出新的地面数据接收处理系统,实现大量高速数据的正确接收采集、处理以及存储。为了满足地面系统的要求,并为以后的计算机系统升级提供更广阔的空间,本系统拟采用第三代I/O 互连技术PCI Express(简称PCI-E)作为本数据采集卡的进机总线形式。本文通过对PCI-E 总线专用接口芯片PLX 公司的PEX8311 性能分析,特别是对突发读、写和DMA读操作的时序研究,设计出本地总线的可编程控制逻辑,并详细讨论了整个PCI-E 高速数据采集卡的硬件设计方案,以及WDM 驱动程序和上层应用程序的设计方法。

    标签: Express PCI 总线 卡的设计

    上传时间: 2013-10-28

    上传用户:tianyi996