虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于双口

  • FPGA可配置端口电路的设计.rar

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口

    上传时间: 2013-07-20

    上传用户:顶得柱

  • 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

    现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形频域数字脉冲压缩系统。该系统可处理时宽在42μs以内、带宽在5MHz以下的线性调频信号(LFM),非线性调频信号(NLFM)和Taylor四相码信号,且技术指标完全满足实用系统的设计要求。 本文完成的主要工作和创新之处有:(1)基于双通道模数转换器AD10242设计高精度数据采集电路,为整个脉压系统的工作提供必要的条件。完成了前端模拟信号输入电路的优化和差分输入时钟的产生,以实现高精度采样。 (2)根据协议和脉压系统的工作要求,以基于FPGAEP1K100QC208完成系统控制,使整个脉压系统正确稳定地工作。同时以该FPGA生成双口RAM,实现数据暂存,以匹配采样速率和脉压系统频率。 (3)设计基于4片高性能ADSP21160M的紧耦合并行处理系统,以完成多波形频域数字脉冲压缩的全部运算工作。4片DSP共享外部总线,且各DSP以链路口互连,进行数据通信。各DSP还使用一个链路口连接到接口板DSP,将脉压结果送出。 (4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。

    标签: FPGA DSP 多波形 压缩系统

    上传时间: 2013-06-11

    上传用户:qq277541717

  • 基于ARM和DSP的智能绣花机控制器的设计与实现

    智能绣花机是当代最先进的绣花机械,广泛应用于刺绣行业,国产绣花机着重于中低端产品的开发,而随着电子、计算机技术的快速发展,用户对高性能绣花机的需求日益增大。本文在详细分析智能绣花机工作原理的基础上,结合智能绣花机的功能需求与当前嵌入式领域的最新技术,设计了一种基于ARM和DSP为处理器的控制系统解决方案,主要研究工作和成果如下: (1)制定了系统总体方案和具体实验方案,设计了信息处理和机电控制分离的结构。 (2)研制了基于S3C2410X为核心的主控制模块,设计了用于外围扩展的FLASH、SDRAM、USB数据存储、以太网通信、UART接口、LCD触摸屏显示器等硬件电路。 (3)研制了基于TMS320LF2407A为核心的机电控制模块,设计了绣框电机和主轴电机等硬件控制模块。 (4)设计了基于CY7C027的双口RAM通信模块,实现ARM和DSP之间的高速数据通信。 (5)采用虚拟机技术建立了ARM的Linux交叉编译环境和DSP的CCS共存的系统开发环境,节约了使用资源。 (6)研究了DST绣花花样文件存储格式以及解码方法,采用MiniGUI编程实现了一个友好的图形用户界面,简要介绍SVPWM技术的DSP实现。

    标签: ARM DSP 绣花机 控制器

    上传时间: 2013-06-24

    上传用户:xg262122

  • 基于ARM和DSP的发电机绝缘过热监测装置的设计与实现

    发电机是电力系统的关键设备,如何有效监测发电机的工作状态一直是电力部门研究的重要课题之一。发电机可以正常工作,其中绝缘体部分起着不可或缺的作用,以前的发电机绝缘体监测系统都存在着一些不足,比如精度低,适用范围窄等。基于此原因,本文介绍了FJR装置,它可以用来监测发电机绝缘体是否出现过热或老化的情况,为发电机的安全运行提供了保障。该装置具有很高的灵敏度,可适合于空冷、水冷等不同发电机。整个检测系统分为气路和电路两部分,气路部分负责将发电机绝缘体的状况转化成电流信号,而电路部分负责对这些电流信号进行处理。文中将FJR系统的气路部分等效为一个黑盒子,而重点介绍其电路部分。电路部分主要的功能是采集从气路传送过来的两路电流信号,并进行计算和分析,决定是否报警,同时将采集到的数据和分析的结果定性地显示给工作人员。 本文第一章介绍了课题的研究背景,并在此基础上提出了课题的必要性和研究方向;第二章从整体入手,对监测系统的功能进行了分析,明确了要实现的功能和目标,并提出了使用ARM做上位机,负责系统控制和界面显示,DSP做下位机负责信号的采集和计算;后面几章则分别介绍了系统的各个模块;第三章主要介绍嵌入式系统及其软件开发,包括系统的设计以及各个功能的实现,比如串口通信、CF卡存储等等,从本章中可以了解到系统的界面显示内容和键盘操作步骤;第四章介绍了负责信号采集和计算的DSP系统,并且详细介绍了实现各项功能时所用到的外部设备,包括RTC时钟,AD采样芯片等;本章接下来阐述了DSP和ARM两个模块如何通过双口RAM实现通信以及通信帧的格式;第五章介绍了系统中的一些硬件电路,包括模拟放大器等,使得读者可以更全面地了解本系统,同时在本章作者还总结了一些电路板设计的心得和体会。论文最后一章对本文所做的工作进行了总结,指出了需要改进之处,也指明了以后进一步研究的任务和方向。

    标签: ARM DSP 发电机 绝缘

    上传时间: 2013-04-24

    上传用户:Pzj

  • 基于ARM和DSP的铁路信号测试仪设计(DSP部分)

    UM71系列(包括ZPW-2000A)无绝缘轨道电路已成为我国铁路的主流制式,轨道电路的正常工作对行车安全意义重大。轨道信号失真或者受到噪声污染有可能导致铁路信号设备错误动作进而发生行车事故。通过对铁路信号做出监测以及判断,可以帮助信号设备维护人员对故障设备进行及时修复从而避免事故发生。 本文设计了一种基于ARM/DSP双核结构的铁路信号测试仪,用以帮助设备维护人员及时检修故障设备。其中,DSP芯片选用TI公司的32位浮点处理器TMS320VC33作为信号分析与处理的核心,实现信号的解调、频谱分析和细化处理等功能。本测试仪作为一种实时的信号检测设备,充分利用了浮点DSP芯片高效灵活以及系统可裁减的特性,因而更适合于现场环境的应用。本测试仪主要针对目前使用较为广泛的UM71、ZPW-2000A系统以及站内25Hz相敏轨道电路,实现对移频信号的数字解调、区间载波频率检测、信号幅度检测、站内轨道信号的相位角及其幅度检测等功能。 本文着重分析了频谱细化技术中的ZFFT算法在实时信号分析中的应用,采用ZFFT算法可以在保证运算效率的同时提高频谱的分辨率。在此基础上,本文就这种算法提出了若干改进措施并且通过MATLAB对该算法及其改进措施进行了软件仿真。同时本文完成了基于这种算法的DSP软件设计:为了提高系统实时性,DSP算法均采用汇编语言实现。理论分析和实验表明调制频率的分辨率可以达到0.03Hz,满足实际应用要求。此外,本文设计了测试仪的硬件结构,主要是VC33的外围器件及其与双口RAMCY7C028的接口电路,以及基于这个接口电路的通信规程。

    标签: DSP ARM 铁路信号 试仪设计

    上传时间: 2013-06-29

    上传用户:qazwsxedc

  • 基于ARM的嵌入式运动控制器研究

    基于ARM的嵌入式运动控制器是集计算机数字控制技术、ARM技术、运动控制技术以及嵌入式操作系统技术等技术为一体的技术含量高的运动控制器;是对低成本、高性能运动控制器研究的一个新的尝试。本论文的研究重是点基于双端口RAM上下位机通讯的数控系统总体软件架构设计、嵌入式运动控制器轨迹规划算法的研究、嵌入式系统软件的构建以及运动控制器外设驱动程序的开发,其主要工作及成果如下: 1.针对数控系统上下位机信息交互频繁,提出了一种基于双端口RAM通讯结构的上下位机交互方式,实现了上下位机信息的高速、稳定通讯;且完成了基于双端口RAM上下位机通讯结构的数控系统总体软件架构设计。 2. 针对目前高速数控加工轨迹规划中存在的一些关键问题进行深入的探讨。提出一种轨迹拐角的速度平滑方法,当高速加工不在同一直线方向而形成拐角的加工段时,在拐角过渡时能获得很好的速度响应和较小的轮廓误差;还提出了一种高速数控加工小线段的前瞻平滑算法,当高速加工多段微小直线段时,能够优化规划多段微小线段的加工速度,有效避免了频繁的加减速给系统带来较大冲击以及加工效率低的问题。 3. 构建了适合本运动控制器系统的系统软件;研究了嵌入式运动控制器引导程序的移植、嵌入式Linux内核的优化配置以及根文件系统的构建。 4.探讨了Linux驱动程序开发的原理以及流程;并以双端口RAM为例介绍了运动控制外设驱动程序开发的方法。

    标签: ARM 嵌入式 运动控制器

    上传时间: 2013-07-02

    上传用户:笨小孩

  • 基于JTAG口的ARM编程器研究与开发

    ARM微处理器的应用已经遍及工业控制、消费类电子产品、通信系统、网络系统、无线系统等各类产品市场,占领了32位RISC微处理器75%以上的市场份额。 本文设计的基于JTAG接口的ARM编程器,以ARM微处理器作为CPU,利用其JTAG接口对Flash在线编程的技术,给以ARM为内核的应用板(数控系统硬件平台)进行快速软件升级。在分析相关技术的基础上,给出了系统的总体设计方案,设计了系统的硬件和软件。 首先详细分析了JTAG技术、USB技术和Modem通信原理。编程器以USB口和RS-232口作为通信接口,以JTAG接口作为调试接口和编程接口。 其次,在分析编程器需求的基础上,给出了系统的总体设计方案,选择了主要的部件。系统硬件的核心部件采用了Philips LPC2144ARM芯片,扩展了JTAG接口、USB接口、Modem接口,同时又构造出了一个JTAG接口。该芯片具有SPI总线,采用与SPI兼容的外部Flash作为存储器。编程器软件在ADS集成开发环境下开发调试。 最后,对编程器技术实现上的不足作了分析和编程器设计的不完善之处作了总结,并对编程器的发展趋势作了探讨和展望。

    标签: JTAG ARM 编程器

    上传时间: 2013-06-16

    上传用户:mylinden

  • FPGA可配置端口电路的设计

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口 电路

    上传时间: 2013-06-03

    上传用户:aa54

  • 基于串口实现DSP程序的在线编程

    · 摘要:  目前DSP处理器普遍使用Flash作为其程序代码存储器,通过DSP的JTAG仿真接口对Flash存储器进行编程实现代码的更新.这给DSP系统的软件维护和升级造成了很大的困难.本文提出基于DSP设备的串口实现DSP程序在线编程的方法,使DSP代码的更新可以脱离仿真器,改善了DSP设备的易用性、可维护性,增强了DSP系统的技术生命力.  

    标签: DSP 串口实现 程序 编程

    上传时间: 2013-07-25

    上传用户:shuiyuehen1987

  • 基于单周控制的三相桥式双频逆变器仿真

    研究了基于双频的三相桥式逆变器拓扑结构,该拓扑由两个传统的三相桥式逆变器级联而成,其中一个工作在低频状态,另一个工作于高频状态,两单元功能相对分离。对高频单元采用单周控制,对低频单元采用电流滞环控制,利用Matlab/Simulink建立了仿真模型。仿真结果表明,该拓扑对降低开关损耗、电流总谐波畸变率、提高系统响应速度具有很好的作用。

    标签: 单周控制 三相桥式 仿真 双频

    上传时间: 2014-11-27

    上传用户:三人用菜