虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

传<b>感器</b>变送器

  • MSP430系列flash型超低功耗16位单片机

    MSP430系列flash型超低功耗16位单片机MSP430系列单片机在超低功耗和功能集成等方面有明显的特点。该系列单片机自问世以来,颇受用户关注。在2000年该系列单片机又出现了几个FLASH型的成员,它们除了仍然具备适合应用在自动信号采集系统、电池供电便携式装置、超长时间连续工作的设备等领域的特点外,更具有开发方便、可以现场编程等优点。这些技术特点正是应用工程师特别感兴趣的。《MSP430系列FLASH型超低功耗16位单片机》对该系列单片机的FLASH型成员的原理、结构、内部各功能模块及开发方法与工具作详细介绍。MSP430系列FLASH型超低功耗16位单片机 目录  第1章 引 论1.1 MSP430系列单片机1.2 MSP430F11x系列1.3 MSP430F11x1系列1.4 MSP430F13x系列1.5 MSP430F14x系列第2章 结构概述2.1 引 言2.2 CPU2.3 程序存储器2.4 数据存储器2.5 运行控制2.6 外围模块2.7 振荡器与时钟发生器第3章 系统复位、中断及工作模式3.1 系统复位和初始化3.1.1 引 言3.1.2 系统复位后的设备初始化3.2 中断系统结构3.3 MSP430 中断优先级3.3.1 中断操作--复位/NMI3.3.2 中断操作--振荡器失效控制3.4 中断处理 3.4.1 SFR中的中断控制位3.4.2 中断向量地址3.4.3 外部中断3.5 工作模式3.5.1 低功耗模式0、1(LPM0和LPM1)3.5.2 低功耗模式2、3(LPM2和LPM3)3.5.3 低功耗模式4(LPM4)22 3.6 低功耗应用的要点23第4章 存储空间4.1 引 言4.2 存储器中的数据4.3 片内ROM组织4.3.1 ROM 表的处理4.3.2 计算分支跳转和子程序调用4.4 RAM 和外围模块组织4.4.1 RAM4.4.2 外围模块--地址定位4.4.3 外围模块--SFR4.5 FLASH存储器4.5.1 FLASH存储器的组织4.5.2 FALSH存储器的数据结构4.5.3 FLASH存储器的控制寄存器4.5.4 FLASH存储器的安全键值与中断4.5.5 经JTAG接口访问FLASH存储器39第5章 16位CPU5.1 CPU寄存器5.1.1 程序计数器PC5.1.2 系统堆栈指针SP5.1.3 状态寄存器SR5.1.4 常数发生寄存器CG1和CG25.2 寻址模式5.2.1 寄存器模式5.2.2 变址模式5.2.3 符号模式5.2.4 绝对模式5.2.5 间接模式5.2.6 间接增量模式5.2.7 立即模式5.2.8 指令的时钟周期与长度5.3 指令组概述5.3.1 双操作数指令5.3.2 单操作数指令5.3.3 条件跳转5.3.4 模拟指令的简短格式5.3.5 其他指令第6章 硬件乘法器6.1 硬件乘法器6.2 硬件乘法器操作6.2.1 无符号数相乘(16位×16位、16位×8位、8位×16位、8位×8位)6.2.2 有符号数相乘(16位×16位、16位×8位、8位×16位、8位×8位)6.2.3 无符号数乘加(16位×16位、16位×8位、8位×16位、8位×8位)6.2.4 有符号数乘加(16位×16位、16位×8位、8位×16位、8位×8位)6.3 硬件乘法器寄存器6.4 硬件乘法器的软件限制6.4.1 寻址模式6.4.2 中断程序6.4.3 MACS第7章 基础时钟模块7.1 基础时钟模块7.2 LFXT1与XT27.2.1 LFXT1振荡器7.2.2 XT2振荡器7.2.3 振荡器失效检测7.2.4 XT振荡器失效时的DCO7.3 DCO振荡器7.3.1 DCO振荡器的特性7.3.2 DCO调整器7.4 时钟与运行模式7.4.1 由PUC启动7.4.2 基础时钟调整7.4.3 用于低功耗的基础时钟特性7.4.4 选择晶振产生MCLK7.4.5 时钟信号的同步7.5 基础时钟模块控制寄存器7.5.1 DCO时钟频率控制7.5.2 振荡器与时钟控制寄存器7.5.3 SFR控制位第8章 输入输出端口8.1 引 言8.2 端口P1、P28.2.1 P1、P2的控制寄存器8.2.2 P1、P2的原理8.2.3 P1、P2的中断控制功能8.3 端口P3、P4、P5和P68.3.1 端口P3、P4、P5和P6的控制寄存器8.3.2 端口P3、P4、P5和P6的端口逻辑第9章 看门狗定时器WDT9.1 看门狗定时器9.2 WDT寄存器9.3 WDT中断控制功能9.4 WDT操作第10章 16位定时器Timer_A10.1 引 言10.2 Timer_A的操作10.2.1 定时器模式控制10.2.2 时钟源选择和分频10.2.3 定时器启动10.3 定时器模式10.3.1 停止模式10.3.2 增计数模式10.3.3 连续模式10.3.4 增/减计数模式10.4 捕获/比较模块10.4.1 捕获模式10.4.2 比较模式10.5 输出单元10.5.1 输出模式10.5.2 输出控制模块10.5.3 输出举例10.6 Timer_A的寄存器10.6.1 Timer_A控制寄存器TACTL10.6.2 Timer_A寄存器TAR10.6.3 捕获/比较控制寄存器CCTLx10.6.4 Timer_A中断向量寄存器10.7 Timer_A的UART应用 第11章 16位定时器Timer_B11.1 引 言11.2 Timer_B的操作11.2.1 定时器长度11.2.2 定时器模式控制11.2.3 时钟源选择和分频11.2.4 定时器启动11.3 定时器模式11.3.1 停止模式11.3.2 增计数模式11.3.3 连续模式11.3.4 增/减计数模式11.4 捕获/比较模块11.4.1 捕获模式11.4.2 比较模式11.5 输出单元11.5.1 输出模式11.5.2 输出控制模块11.5.3 输出举例11.6 Timer_B的寄存器11.6.1 Timer_B控制寄存器TBCTL11.6.2 Timer_B寄存器TBR11.6.3 捕获/比较控制寄存器CCTLx11.6.4 Timer_B中断向量寄存器第12章 USART通信模块的UART功能12.1 异步模式12.1.1 异步帧格式12.1.2 异步通信的波特率发生器12.1.3 异步通信格式12.1.4 线路空闲多机模式12.1.5 地址位多机通信格式12.2 中断和中断允许12.2.1 USART接收允许12.2.2 USART发送允许12.2.3 USART接收中断操作12.2.4 USART发送中断操作12.3 控制和状态寄存器12.3.1 USART控制寄存器UCTL12.3.2 发送控制寄存器UTCTL12.3.3 接收控制寄存器URCTL12.3.4 波特率选择和调整控制寄存器12.3.5 USART接收数据缓存URXBUF12.3.6 USART发送数据缓存UTXBUF12.4 UART模式,低功耗模式应用特性12.4.1 由UART帧启动接收操作12.4.2 时钟频率的充分利用与UART的波特率12.4.3 多处理机模式对节约MSP430资源的支持12.5 波特率计算 第13章 USART通信模块的SPI功能13.1 USART同步操作13.1.1 SPI模式中的主模式13.1.2 SPI模式中的从模式13.2 中断与控制功能 13.2.1 USART接收/发送允许位及接收操作13.2.2 USART接收/发送允许位及发送操作13.2.3 USART接收中断操作13.2.4 USART发送中断操作13.3 控制与状态寄存器13.3.1 USART控制寄存器13.3.2 发送控制寄存器UTCTL13.3.3 接收控制寄存器URCTL13.3.4 波特率选择和调制控制寄存器13.3.5 USART接收数据缓存URXBUF13.3.6 USART发送数据缓存UTXBUF第14章 比较器Comparator_A14.1 概 述14.2 比较器A原理14.2.1 输入模拟开关14.2.2 输入多路切换14.2.3 比较器14.2.4 输出滤波器14.2.5 参考电平发生器14.2.6 比较器A中断电路14.3 比较器A控制寄存器14.3.1 控制寄存器CACTL114.3.2 控制寄存器CACTL214.3.3 端口禁止寄存器CAPD14.4 比较器A应用14.4.1 模拟信号在数字端口的输入14.4.2 比较器A测量电阻元件14.4.3 两个独立电阻元件的测量系统14.4.4 比较器A检测电流或电压14.4.5 比较器A测量电流或电压14.4.6 测量比较器A的偏压14.4.7 比较器A的偏压补偿14.4.8 增加比较器A的回差第15章 模数转换器ADC1215.1 概 述15.2 ADC12的工作原理及操作15.2.1 ADC内核15.2.2 参考电平15.3 模拟输入与多路切换15.3.1 模拟多路切换15.3.2 输入信号15.3.3 热敏二极管的使用15.4 转换存储15.5 转换模式15.5.1 单通道单次转换模式15.5.2 序列通道单次转换模式15.5.3 单通道重复转换模式15.5.4 序列通道重复转换模式15.5.5 转换模式之间的切换15.5.6 低功耗15.6 转换时钟与转换速度15.7 采 样15.7.1 采样操作15.7.2 采样信号输入选择15.7.3 采样模式15.7.4 MSC位的使用15.7.5 采样时序15.8 ADC12控制寄存器15.8.1 控制寄存器ADC12CTL0和ADC12CTL115.8.2 转换存储寄存器ADC12MEMx15.8.3 控制寄存器ADC12MCTLx15.8.4 中断标志寄存器ADC12IFG.x和中断允许寄存器ADC12IEN.x15.8.5 中断向量寄存器ADC12IV15.9 ADC12接地与降噪第16章 FLASH型芯片的开发16.1 开发系统概述16.1.1 开发技术16.1.2 MSP430系列的开发16.1.3 MSP430F系列的开发16.2 FLASH型的FET开发方法16.2.1 MSP430芯片的JTAG接口16.2.2 FLASH型仿真工具16.3 FLASH型的BOOT ROM16.3.1 标准复位过程和进入BSL过程16.3.2 BSL的UART协议16.3.3 数据格式16.3.4 退出BSL16.3.5 保护口令16.3.6 BSL的内部设置和资源附录A 寻址空间附录B 指令说明B.1 指令汇总B.2 指令格式B.3 不增加ROM开销的模拟指令B.4 指令说明(字母顺序)B.5 用几条指令模拟的宏指令附录C MSP430系列单片机参数表附录D MSP430系列单片机封装形式附录E MSP430系列器件命名

    标签: flash MSP 430 超低功耗

    上传时间: 2014-04-28

    上传用户:sssnaxie

  • STM32F10XXX正交编码器接口应用笔记

    在马达控制类应用中,正交编码器可以反馈马达的转子位置及转速信号.TM32F10x系列MCU集成了正交编码器接口,增量编码器可与MCU直接连接而无需外部接口电路。该应用笔记详细介绍了STM32F1Ox与正交编码器的接口,并附有相应的例程,使用户可以很快地掌握其使用方法.1正交编码器原理正交编码器实际上就是光电编码器,分为增量式和绝对式,较其它检测元件有直接输出数字量信号,惯量低,低噪声,高精度,高分辨率,制作简便,成本低等优点。增量式编码器结构简单,制作容易,一般在码盘上刻A.B.Z三道均匀分布的刻线,由于其给出的位置信息是增量式的,当应用于伺服领域时需要初始定位格雷码绝对式编码器一般都做成循环二进制代码,码道道数与二进制位数相同。格富码绝对式编码器可直接输出转子的绝对位置,不需要测定初始位置,但其工艺复杂、成本高,实现高分辨率、高精度较为困难。本文主要针对增量式正交编码器,它产生两个方波信号A和B,它们相差+-90.其符号由转动方向决定。如下图所示:图1:增量式正交编码器输出信号波形2 STM32F10x正交编码器接口详述STM32F10x的所有通用定时器及高级定时器都集成了正交编码器接口,定时器的两个输入TII和TI2直接与增量式正交编码器接口,当定时器设为正交编码器模式时,这两个信号的边沿作为计数器的时钟,而正交编码器的第三个输出(机械零位),可连接外部中断口来触发定时器的计数器复位.

    标签: stm32 接口 正交编码器

    上传时间: 2022-06-18

    上传用户:zhanglei193

  • 逆变器IGBT损坏原因分析及处理

    1前言莱钢型钢厂大型生产线传动系统采用西门子SIMOVERT MASTER系列PWM交-直-交电压型变频器供电,变频器采用公共直流母线式结构;冷床传输链采用4台电机单独传动,每台电机分别由独立的逆变单元控制,逆变单元的控制方式为无速度编码器的矢量控制,相互之间依靠速度给定的同时性保持同步。自2005年投入生产以来,冷床传输链运行较为稳定,但2007年2月以后,冷床传输链逆变单元频繁出现绝缘栅双极型晶体管(Insolated Gate Bipolar Transistor,IGBT)损坏现象,具体故障情况统计见表1由表1可知,冷床传输链4台逆变器都出现过IGBT损坏的现象,故障代码是F025和F0272原因分析1)IGBT损坏一般是由于输出短路或接地等外部原因造成。但从实际情况上看,检查输出电缆及电机等外部条件没有问题,并且更换新的IGBT后,系统可以立即正常运行,从而排除了输出短路或接地等外部条件造成IGBT损坏。2)IGBT存在过压。该系统采用公共直流母线控制方式,制动电阻直接挂接于直流母线上,当逆变单元的反馈能量使直流母线电压超过DC 715 V时,制动单元动作,进行能耗制动;此外挂接于该直流母线上的其他逆变单元并没有出现IGBT损坏的现象,因此不是由于制动反馈过压造成IGBT烧坏。3)由于负荷分配不均造成出力大的IGBT损坏。从实际运行波形上看,负荷分配相对较为均匀,相互差别仅为2%左右,应该不会造成IGBT损坏。此外,4只逆变单元都出现了IGBT损坏现象,如果是由于负荷分配不均造成,应该出力大的逆变单元IGBT总是烧坏,因此排除由于负荷分配不均造成IGBT损坏。4)逆变单元容量选择不合适,装置容量偏小造成长期过流运行,从而导致IGBT烧毁。逆变单元型号及电机参数:额定功率90kw,额定电流186A,负载电流169 A,短时电流254 A,中间同路额定电流221 A,电源电流205 A,电机功率110kw,电机额定电流205 A,电机正常运行时的电流及转矩波形如图1所示。

    标签: 逆变器 igbt

    上传时间: 2022-06-22

    上传用户:

  • 变频器供电异步电动机的性能分析与设计.rar

    该文详细分析了谐波对导步电动机的影响:利用分层法对变频器供电下异步电动机转子导条的挤流效应进行了精确计算,用MATLAB仿真了脉动转矩;推导出时间谐波存在时电磁力波的计算化工.该文重点讨论了变频器供电下异步电动机谐波损耗的计算方法:对铁芯损耗提出了利用铁耗模型计算的新方法,为铁耗的计算提出了新的思路,对杂散损耗采用了考虑杂耗时的谐波等效电路的方法,进一步完善了计算杂耗的谐波等效电路.该文全面分析了不同因素对变戚器供电下异步电动机的电磁设计的影响,提出了电磁参数计算方法,编制了电磁计算程序,并利用电磁计算程序对转子槽形进行了优化设计,制作了样机,最后进行了实验分析,对计算方法及理论进行验证,并得出有益结论.

    标签: 变频器 供电 异步电动机

    上传时间: 2013-06-22

    上传用户:zhang469965156

  • LLC谐振DCDC变换器的研究.rar

    随着信息技术的发展,通信和计算机等领域的DC/DC电源变换技术在电源行业占有很重要的市场。为了能满足电源系统良好的性能和可靠性,分布电源系统(DPS)被广泛应用于电信、计算机等领域。DPS具有模块化,可靠性和维护性等优点。 本文讨论了软开关技术的种类和发展趋势,介绍了三种传统的软开关谐振变换器,通过理论分析和仿真,总结了三种传统谐振变换器的优缺点。在此基础上,设计了一种新型的LLC串联谐振变换器。此变换器可实现原边开关管在零电压条件下开通、输出端的整流管零电流条件下关断,因而可实现极高的转换效率。由于电路充分地利用了变压器的励磁电感和开关管的寄生参数,可使变换器在宽输入电压范围和全负载下实现软开关。此外,利用变压器漏感和功率MOS管的寄生电容进行谐振,可有效地降低输出整流管的电压应力,提高抗EMI的性能。因此,在相同的设计规格下,LLC谐振变换器可以选取电压和电流等较低的功率开关管和整流二极管,进而减小开发成本。 结合PSPICE仿真和实验调试,论文详细介绍了LLC串联谐振变换器工作原理,详细讨论了谐振参数、输入电压和负载对变换器性能的影响;根据参数设计步骤和特性分析,设计了LLC串联谐振变换器各组成电路;最后设计了24V/8A-200KHz的DC/DC电源模块,通过实验,其结果验证了该拓扑在全负载下均能实现软开关,效率高等良好特性。

    标签: DCDC LLC 谐振

    上传时间: 2013-05-20

    上传用户:dialouch

  • 图象压缩系统中熵编解码器的FPGA设计及实现

    随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵编码器和解码器的硬件实现进行探讨,给出了并行熵编码和解码器的实现方案。熵编解码器中的难点是huffman编解码器的实现。在设计并行huffman编码方案时通过改善Huffman编码器中变长码流向定长码流转换时的控制逻辑,避免了因数据处理不及时造成数据丢失的可能性,从而保证了编码的正确性。而在实现并行的huffman解码器时,解码算法充分利用了规则化码书带来的码字的单调性,及在特定长度码字集内码字变化的连续性,将并行解码由模式匹配转换为算术运算,提高了存储器的利用率、系统的解码效率和速度。在实现并行huffman编码的基础上,结合针对DC子带的预测编码,针对直流子带的游程编码,能够对图像压缩系统中经过DWT变换,量化,扫描后的数据进行正确的编码。同时,在并行huffman解码基础上的熵解码器也可以解码出正确的数据提供给解码系统的后续反量化模块,进一步处理。在本文介绍的设计方案中,按照自顶向下的设计方法,对星载图像压缩系统中的熵编解码器进行分析,进而进行逻辑功能分割及模块划分,然后分别实现各子模块,并最终完成整个系统。在设计过程中,用高级硬件描述语言verilogHDL进行RTL级描述。利用了Altera公司的QuartusII开发平台进行设计输入、编译、仿真,同时还采用modelsim仿真工具和symplicity的综合工具,验证了设计的正确性。通过系统波形仿真和下板验证熵编码器最高频率可以达到127M,在62.5M的情况下工作正常。而熵解码器也可正常工作在62.5M,吞吐量可达到2500Mbps,也能满足性能要求。仿真验证的结果表明:设计能够满足性能要求,并具有一定的使用价值。

    标签: FPGA 图象压缩

    上传时间: 2013-05-19

    上传用户:吴之波123

  • 变频器维修手册大全

    变频器是利用电力半导体器件的通断作用将工频电源变换为另一频率的电能控制装置。主要由整流(交流变直流)、滤波、再次整流(直流变交流)、制动单元、驱动单元、检测单元微处理单元等组成的。 目前,通用型变频器绝大多数是交—直—交型变频器,通常尤以电压器变 频器为通用,其主回路图(见图1.1),它是变频器的核心电路,由整流回路(交—直交换),直流滤波电路(能耗电路)及逆变电路(直—交变换)组成,当然 还包括有限流电路、制动电路、控制电路等组成部分。 1)整流电路 如图所示,通用变频器的整流电路是由三相桥 式整流桥组成。它的功能是将工频电源进行整流,经中间直流环节平波后为逆变电路和控制电路提供所需的直流电源。三相交流电源一般需经过吸收电容和压敏电阻 网络引入整流桥的输入端。网络的作用,是吸收交流电网的高频谐波信号和浪涌过电压,从而避免由此而损坏变频器。当电源电压为三相380V时,整流器件的最 大反向电压一般为1200—1600V,最大整流电流为变频器额定电流的两倍。 2)滤波电路 逆变器的负载属感性负载的异步电动机,无论异步电 动机处于电动或发电状态,在直流滤波电路和异步电动机之间,总会有无功功率的交换,这种无功能量要靠直流中间电路的储能元件来缓冲。同时,三相整流桥输出 的电压和电流属直流脉冲电压和电流。为了减小直流电压和电流的波动,直流滤波电路起到对整流电路的输出进行滤波的作用。通用变频器直流滤波电 路的大容量铝电解电容,通常是由若干个电容器串联和并联构成电容器组,以得到所需的耐压值和容量。另外,因为电解电容器容量有较大的离散性,这将使它们随 的电压不相等。因此,电容器要各并联一个阻值等相的匀压电阻,消除离散性的影响,因而电容的寿命则会严重制约变频器的寿命。 3)逆变电路 逆变电路的作用是在控制电路的作用下,将直流电路输出的直流电源转换成频率和电压都可以任意调节的交流电源。逆变电路的输出就是变频器的输出,所以逆变电路是变频器的核心电路之一,起着非常重要的作用。最常见的逆变电路结构形式是利用六个功率开关器件(GTR、IGBT、GTO等)组成的三相桥式逆变电路,有规律的控制逆变器中功率开关器件的导通与关断,可以得到任意频率的三相交流输出。通常的中小容量的变频器主回路器件一般采用集成模块或智能模块。智能模块的内部高度集成了整流模块、逆变模块、各种传感器、保护电路及驱动电路。如三菱公司 生产的IPMPM50RSA120,富士公司生产的7MBP50RA060,西门子公司生产的BSM50GD120等,内部集成了整流模块、功率因数校正 电路、IGBT逆变模块及各种检测保护功能。模块的典型开关频率为20KHz,保护功能为欠电压、过电压和过热故障时输出故障信号灯。逆变电路中都设置有续流电路。续流电路的功能是当频率下降时,异步电 动机的同步转速也随之下降。为异步电动机的再生电能反馈至直流电路提供通道。在逆变过程中,寄生电感释放能量提供通道。另外,当位于同一桥臂上的两个开 关,同时处于开通状态时将会出现短路现象,并烧毁换流器件。所以在实际的通用变频器中还设有缓冲电路等各种相应的辅助电路,以保证电路的正常工作和在发生 意外情况时,对换流器件进行保护 。

    标签: 变频器 维修手册

    上传时间: 2013-10-18

    上传用户:子虚乌有

  • 隔离式RS485 uModule收发器集成隔离电源

    加利福尼亚州米尔皮塔斯 (MILPITAS, CA) – 2009 年 8 月 31 日 – 凌力尔特公司 (Linear Technology Corporation) 推出隔离式 RS485 微型模块 (uModule®) 收发器 LTM2881,该器件针对大的地至地差分电压和共模瞬变提供了保护作用。在实际的 RS485系统中,各节点之间的地电位差异很大,常常超出可容许范围,这有可能导致通信中断或收发器受损。LTM2881 运用内部感应信号隔离来对逻辑电平接口和线路收发器实施隔离,以中断接地环路,从而实现了大得多的共模电压范围和 >30kV/μs 的卓越共模抑制性能。一个低 EMI DC-DC 转换器负责向收发器供电,并提供了一个用于给任何外部支持元件供电的 5V 隔离电源输出。凭借 2,500VRMS 的电流隔离、板上辅助电源和一个完全符合标准的 RS485 发送器和接收器,LTM2881 不需要使用外部元件,从而确保了一款适合隔离串行数据通信的完整、小型μModule 解决方案。

    标签: uModule 485 RS 隔离式

    上传时间: 2013-10-25

    上传用户:ljj722

  • 变频器制动单元和制动电阻的计算

    着重对变频器驱动三相交流电动机带大位能负载下放时,变频器电气制动动态过程进行分析,依据制动转矩和制动过程时间的要求,合理计算制动单元和制动电阻,并对轮胎式集装箱门式起重机(RTG)的起升变频器制动单元和制动电阻进行校验,以获得理想的快速制动特性。

    标签: 变频器 制动单元 制动电阻 计算

    上传时间: 2013-11-18

    上传用户:liuwei6419

  • 电网侧变换器不同控制结构性能研究

    为分析基于LCL滤波器的双馈风电网侧变换器在不同电流反馈控制结构情况下的工作性能, 采取PI控制器对网侧变换器网侧电流反馈控制结构和变换器侧电流反馈控制结构的电流闭环根轨迹进行分析,对其在理想电网无阻尼电阻和有阻尼电阻、非理想电网无阻尼电阻3种情况下的特性进行了比较。分析及仿真结果表明变换器侧电流反馈控制结构控制算法相对较复杂,但是系统稳定性好,电网电流的谐波畸变率较低;而电网侧电流反馈控制结构较易实现网侧单位功率因数控制,但稳定性较差。

    标签: 电网 变换器 控制 性能

    上传时间: 2013-10-26

    上传用户:huql11633