基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram clockoutput sdram_cke, //sdram clock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签: fpga sdram verilog quartus
上传时间: 2021-12-18
上传用户:
基于DSP设计的数字化大功率电源数字化全桥变换器电源ALTIUM设计硬件原理图+PCB文件,包括主板和控制板2个硬件,均为4层板设计,ALTIUM设计的硬件工程文件,包括完整的原理图和PCB文件,可以做为你的设计参考。主板原理图器件如下:Library Component Count : 55Name Description----------------------------------------------------------------------------------------------------6CWQ09F Schottky Rectifier7416474HC16474LS1647805 7812 7815 7824 ACT45B 共模电感ARRESTER R27030059BAV99 R26010005BRIDGE R26060153CAPCB CD CON4 ConnectorComponent_1_1 D-1N5819 DiodeDEDIO-SMDELECTRO1 R21010742FUSE R27010205HOLHeader 3 Header, 3-PinHeader 6 Header, 6-PinHeader 7 Header, 7-PinIR1150S JQX-115F-I L0 L2 LBAV70 R26010012LM358MOSFET N NMOS-2 R26110100NPN R26080003OPTOISO1 R25030015PNP PNP TransistorR-NTCR20190006 R20190075R21020037 R21020037/工业B/消费C/瓷片电容/4700pF±20%/250Vac/Y2/Y5U/引脚间距7.5mmR26020054 R26020054/工业A/消费C/快恢复二极管/1000V/1A/1.7V/75ns/SMA/US1M-E3-61TR26030048 R26030048/工业A/消费B/肖特基二极管/1A/100V/0.79V/SMA/SS110LR26030097 R26030097/工业B/肖特基二极管/60V/1A/0.70V/SMA/B160R29030691 R29030691/防雷接地座/最大尺寸7.36*7*10/紫铜镀锡RES R20190099RES2 RES_1Res3 ResistorTL431 TRANS01TRANS7-9 Transformer UCC3804VARISTOR R27030060ZENERu型槽3.5x7
标签: tms320f28035 dsp 全桥变换器
上传时间: 2021-12-22
上传用户:aben
PIC10F322是微芯公司的6引脚8位单片机,本文档是官方的数据手册。
上传时间: 2021-12-28
上传用户:1208020161
基于STM32F103ZET6单片机的最小系统,全部引脚已引出
标签: stm32f103zet6 最小系统
上传时间: 2021-12-29
上传用户:
CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图+主要器件技术手册00-CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图.pdfAD9708.pdfAMS1117.pdfAP3216C.pdfAT24C64.pdfCH340.pdfCyclone IV EP4CE10引脚信息.pdfCyclone IV器件手册.pdfDHT11.pdfDS18B20_cn.pdfDS18B20_en.pdfGT9147数据手册.pdfGT9147编程指南.pdfHR911105A-datasheet.pdfHS0038B.pdfnRF24L01P(新版无线模块控制IC).PDFOTT2001A IIC协议指导.pdfOTT2001A_V02.pdfOV5640_CSP3_DS_2.01_Ruisipusheng.pdfPCF8563.pdfPCF8591.pdfRJ45_HR911105A.pdfRTL8201CP.pdfSMBJ3.3-440_series.pdfSMBJ5.0ca.pdfSN74LVC1G00.pdfSP3232.pdfSP3485.pdfTJA1050.pdfTLC5510.pdfW9825G6KH.pdfWM8978G.pdfWM8978中文资料.doc
上传时间: 2022-01-10
上传用户:
PW4203是一款4.5V-22V输入,最大2A充电,支持1-3节锂电池串联的同步降压锂离子电池充电器芯片,适用于便携式应用。可通过芯片VSET引脚选择1节充电或2节串联充电3节串联充电。
标签: 升压芯片
上传时间: 2022-01-12
上传用户:
PW4053 是一款 5V 输入,最大 1.2A 充电电流,支持三节锂离子电池的升压充电管理 IC。PW4053 集成功率 MOS,采用异步开关架构,使其在应用时仅需极少的外围器件,可有效减少整体方案尺寸。PW4203是一款4.5V-22V输入,最大2A充电,支持1-3节锂电池串联的同步降压锂离子电池充电器芯片,适用于便携式应用。可通过芯片VSET引脚选择1节充电或2节串联充电3节串联充电。
上传时间: 2022-01-12
上传用户:
STM32F030C8T6 单片机+DM9051以太网RJ45模块ALTIUM设计硬件原理图+PCB+封装库文件,采用4层板设计,板子大小为5046x28mm,双面布局布线,包括完整的原理图和PCB文件,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。DM9051NP SPI接口网卡芯片是为了方便MCU单片机系统进行以太网通信而开发出的解决方案。DM9051NP芯片是带有行业标准串列外设接口(Serial Peripheral Interface,SPI)的独立以太网控制器。DM9051NP符合IEEE 802.3 规范,它还支持以DMA 模式来传输,以实现资料传送快速。DM9051NP通过1个中断引脚和SPI接口来进行与主控制器/MCU单片机的通信,资料传输规格为10/100 M。
上传时间: 2022-01-21
上传用户:
M.2的接口引脚定义,设计电路板的时候应该用的着
标签: pcie
上传时间: 2022-01-31
上传用户:jason_vip1
PW4065 是一款完整的单节锂电池充电器,带电池正负极反接保护、 输入电源正负极反接保护的芯片,兼容大小 3mA-600mA 充电电流。 PW4065 可以适合 USB 电源和适配器电源工作。由于采用了内部 PMOSFET 架构,加上防倒充电路,所以不需要外部检测电阻器和隔离二极管。热反馈可对充电电流进行自动调节,以便在大功率操作或高环境温度条件下对芯片温度加以限制。充满电压可分为两档: 4.35V、 4.2V。充电电流可通过一个电阻器进行外部设置。当电池达到预设电压之后,充电电流降至设定值 1/10, PW4065 将自动终止充电。当输入电压(交流适配器或 USB 电源)被拿掉时, PW4065 自动进入一个低电流状态,电池漏电流在 1μA 以下。 PW4065 的其他特点包括电源自适应、 欠压闭锁、自动再充电和一个用于指示充电状态的引脚。PW4065 采用 SOT23-5L 封装配合较少的外围原件使其非常适用于便携式产品
标签: pw4065
上传时间: 2022-02-11
上传用户: