时序电路逻辑设计与特殊组合函数
上传时间: 2013-04-15
上传用户:eeworm
专辑类-实用电子技术专辑-385册-3.609G 时序电路逻辑设计与特殊组合函数-266页-6.7M.pdf
上传时间: 2013-06-14
上传用户:adamszq
如何读单片机的时序图 en 如何读单片机的时序图 en 如何读单片机的时序图 en
上传时间: 2013-07-10
上传用户:66666
基于FPGA芯片的功能仿真平台构建及静态时序分析
上传时间: 2013-06-28
上传用户:qilin
在团簇与激光相互作用的研究中和在团簇与加速器离子束的碰撞研究中,需要对加速器束流或者激光束进行脉冲化与时序同步,同时用于测量作用产物的探测系统如飞行时间谱仪(TOF)等要求各加速电场的控制具有一定的时序匹配。在整个实验中,需要用到符合要求的多路脉冲时序信号控制器,而且要求各脉冲序列的周期、占空比、重复频率等方便可调。为此,本论文基于FPGA设计完成了一款多路脉冲时序控制电路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,设计出了一款可以同时输出8路脉冲序列、各脉冲序列之间具有可调高精度延迟、可调脉冲宽度及占空比等。论文讨论了FPGA芯片结构及开发流程,着重讨论了较高频率脉冲电路的可编程实现方法,以及如何利用VHDL语言实现硬件电路软件化设计的技巧与方法,给出了整个系统设计的原理与实现。讨论了高精密电源的PWM技术原理及实现,并由此设计了FPGA所需电源系统。给出了配置电路设计、数据通信及接口电路的实现。开发了上层控制软件来控制各路脉冲时序及属性。 该电路工作频率200MHz,输出脉冲最小宽度可达到10ns,最大宽度可达到us甚至ms量级。可以同时提供l路同步脉冲和7路脉冲,并且7路脉冲相对于同步脉冲的延迟时间可调,调节步长为5ns。
上传时间: 2013-06-15
上传用户:ZJX5201314
雷达是由许多具有不同功能的分立模块组成作为一个非常复杂的系统,不同模块之间必须按照一定的时序协调工作。雷达时序控制器以触发脉冲的形式,为这些模块提供工作所需的精确时序。现代雷达系统的时序控制主要采用MCU、 ...
上传时间: 2013-07-05
上传用户:yhm_all
FPGA时序分析文档。不错,应该有帮助。喜欢的朋友下载看看
上传时间: 2013-05-19
上传用户:yyq123456789
华为_静态时序分析与逻辑设计,IC设计验证领域很有用
上传时间: 2013-07-28
上传用户:ljt101007
讲解了在FPGA中时序设计时应该注意的问题,并分享了设计经验
上传时间: 2013-08-06
上传用户:竺羽翎2222
CPLD初始化程序,用于DSP5416与SAA7111A的时序控制初始化.
上传时间: 2013-08-08
上传用户:cc1915